Image
Image

john-deng

+ 关注

粉丝 3     |     主题 53     |     回帖 382

遇到一个疑难问题,要崩溃了
2016-9-28 11:21
  • 电子技术交流论坛
  • 122
  • 13754
  多谢,现在要求对方给出FPGA的时序要求或者规格说明,还没结果。之前都是乱改乱试,太难弄了 ...  
  这个问题的关键就是FPGA不能抓包也不能改代码....  
  还没有  
  嗯 可以试一下  
  直接取了,现象没变化。。。  
  恩 我试试。  
  不好沟通啊,不懂软件,不知道从什么地方开始查....  
  SDK 是linux 3.5的内核,跑demo程序需要配置什么参数呢?(我对软件一点不懂,他们软件说环境是一样,但 ...  
  恩,程序用的是demo板的,硬件除了PCB,其他基本和demo板一样了。现在的现象是在demo板上上电就很稳定的26 ...  
  换了那个电阻没变化。用稳压电源供电也没变化。给内核电源以及DDR电源增加大电容也没变化。换了更好的晶 ...  
  我量了,SPI CLK 一直是8M,只是数据速率变化了,很纳闷啊  
  多谢,抓了两天数据,基本锁定我们板子有一定的问题,但还不知道从什么地方入手。 试验结果是这样的:把 ...  
  没有  
  用带有包头和计数的模拟数据对比抓包,都有丢,但是都是在FPGA之后抓的。 ...  
  谢谢,有办法抓到ARM发到SPI的数据吗  
  SCK时钟为8M的时候,一开始SDO的数据速率是2Mbps,后来数据速率降低为1Mbps也不行,也是跑10分钟就挂了, ...  
  看了,时钟频率没变,时钟下降沿对着数据的正中间,因为ARM的多线程处理,SPI不是均匀的发,用示波器看波 ...  
  波特率从ARM板的log看,没有变化。 同步时钟是还需要单独一条时钟线吗? 现在是接了SPI的CLK和SDO到FPGA ...  
  谢谢,我去找找我们有没有这么高端的仪器~  
一个不稳定的问题,求教
2016-6-25 16:13
  • EMC&可靠性设计
  • 3
  • 957
  虽然不是这个原因,还是谢谢。  
2
3
近期访客