Image
Image

niuyaliang

+ 关注

粉丝 7     |     主题 212     |     回帖 2427

印制电路板设计中的抗干扰措施与电磁兼容性研究
2015-6-24 14:11
  • 万利电子
  • 21
  • 2109
  4、静电的防护 静电放电可通过直接传导、电容耦合和电感耦合三种方式进入电子线路。直接对电路的静电放 ...  
  3、传输线的电磁兼容性 传输电缆的形式较多,双绞丝在低于100KHz下使用非常有效,高频下因特性阻抗不均 ...  
  开关电源对电网传导的骚拢及开关电源的辐射骚扰的主要因素是非线性流和初级电路中功率晶体管外壳与散热器之 ...  
  2、配套于印刷电路板的开关电源的电磁兼容性 电源在向系统提供能源的同时,也将其噪声加到所供电的电源 ...  
  可用串电阻的办法,降低控制电路上沿跳变速率;尽量为继电器等提供某种形式的阻尼;使用满足系统要求的最低 ...  
  1、印刷电路板设计中的电磁兼容性措施 数字地与模拟地分开,地线加宽,以解决公共阻抗耦合问题。 在布局时 ...  
  三、电磁兼容性设计 对于微控制器时钟频率与总线周期特别快、含有大功率与大电流驱动电路以及含有微弱 ...  
  4、特殊器件的处理 在印制板中有接触器、继电器、按钮等元件时,操作它们时均会产生较大火花放电,必须采用 ...  
  退耦电容的一般配置原则是: 电源输入端跨接10~100uF的电解电容器。如有可能,接100uF以上的更好。 原则上 ...  
LVDS(低电压差分信号)原理简介
2015-6-24 15:39
  • 万利电子
  • 10
  • 1649
  上述可以形象理解差分方式抑止噪声的能力。在实际芯片中,是在噪声容限内,采用“比较”及“量化”来处理的 ...  
  1.3 差分信号抗噪特性 从差分信号传输线路上可以看出,若是理想状况,线路没有干扰时, 在发送侧,可 ...  
  由逻辑“0”电平变化到逻辑“1”电平是需要时间的。 由于LVDS信号物理电平变化在0。85――1。55V之 ...  
  ......  
  1.2 LVDS信号电平特性 LVDS物理接口使用1.2V偏置电压作为基准,提供大约400mV摆幅。 LVDS驱动器由一个驱动 ...  
  LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。 差分信号发送器:将非 ...  
  图1 LVDS信号传输组成图  
高速PCB设计指南(一)
2016-3-23 10:44
  • 万利电子
  • 33
  • 4083
  3 信号线布在电(地)层上 在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加 ...  
  2 数字电路与模拟电路的共地处理 现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字 ...  
  1 电源、地线的处理 既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起 ...  
  自动布线的布通率,依赖于良好的布局,布线规则可以预先设定,包括走线的弯曲次数、导通孔的数目、步进的数 ...  
2
3
近期访客