Image
Image

麟凤龟龙

+ 关注

粉丝 6     |     主题 55     |     回帖 166

DSP2808最全例程
2019-8-3 15:46
  • DSP 技术
  • 82
  • 13683
  支持一下  
28027的XCLKOUT的问题
2015-6-2 21:18
  • DSP 技术
  • 7
  • 2984
  你的这个问题解决了吗?我现在的板子用的是28069,板子正常工作,但是XCLKOUT引脚一直是高电平,不知道为什 ...  
2.2kW变频器的PCB布局问题
2014-12-16 22:00
  • PCB技术
  • 4
  • 1379
  两层板  
开关电源输入端电路分析
2015-2-3 14:25
  • 电源技术
  • 7
  • 1416
  前面不是已经整流桥了,后面还需要整流二极管做什么呢?  
实现两路PWM波行相位互差60度问题
2020-1-9 11:29
  • DSP 技术
  • 10
  • 4783
  或者递增计数模式,EPWM独立输出不对称波形  
  用递增递减模式计数,EPWM独立输出双边不对称波形  
  弄明白了  
DSP编程时遇Syntax error问题,并提示 #29 expected an expression
2015-4-16 11:16
  • DSP 技术
  • 5
  • 5806
  好的 谢谢啊  
  一语中的啊,我之前还在纳闷呢,这样怎么会错呢,因为是看着书上面这么写的,所以。。。。没想到书上面错 ...  
  注释:全局变量的声明那里面的变量声明是在主程序main的上面写的  
绘制PCB板工作外包
2016-4-2 12:54
  • 创业|外包|承接
  • 10
  • 2375
  联系我QQ1003766903  
晶振不起振并且XCLKOUT输出高电平,板子能工作问题
2018-6-27 14:57
  • 德州仪器MCU
  • 9
  • 3445
  28069 默认情况下XCLKOUT是有输出的  
  版主好,XCLKOUT这个我也很清楚怎么设置,但是不管我设置还是不设置它都是输出高电平,我现在搞不懂了, ...  
  是无源的,现在我的X1和X2引脚都有波形了,但是XCLKOUT还是没有波形输出,这是为什么呢? 而且已经将那个 ...  
  现在已经改为外部时钟也可以正常工作,我侧了X1和GND之间的波形,也侧了X1与X2之间的波形,都没有 ...  
在CCS6.0环境下仿真器无法连接
2016-12-14 17:01
  • DSP 技术
  • 12
  • 11852
  合众达的SEED-XDS510PLUS,后来一直没有解决又急着编程,所以又装回CCS5.5了  
  显示驱动了,后来没有解决又装回了CCS5.5:(  
  驱动是合众达的仿真器自己带的,也安装到了CCS同一目录下面,有可能是我的系统的原因吧,也有可能是我的 ...  
ePWM模块发波问题
2015-8-4 11:11
  • DSP 技术
  • 3
  • 2234
  恩 后来理解为:在CAU和CAD之间如果设置为“高有效”,那么初始状态就是低电平;在CAU和CAD之间如果设置 ...  
IR功率驱动芯片输出信号与输入信号波形不一致问题
2015-7-6 18:02
  • 工控、机电一体化
  • 3
  • 1970
  额,mos管是什么问题呢?也没有烧坏什么的,请指点一二:D  
2
3
近期访客