韩小野 发表于 2020-6-5 10:06

【银杏科技ARM+FPGA双核心应用】Spartan-6系列7——PLL IP核实验

本帖最后由 韩小野 于 2020-6-5 10:09 编辑

一、iCore4TX靓照

详细了解请移步此处:
bbs.21ic.com/icview-2895340-1-1.html

二、实验简介
      本实验基于iCore4TX 双核心板的FPGA单元,SPARTAN-6内部带有PLL硬件资源,通过ISE软件在工程中调用PLL IP核,例化到FPGA内部,从而调用fpga的PLL硬件资源。本实验详细讲解ISE开发环境下,PLL软核的调用步骤,以及实现不同频率的时钟信号输出。

三、资料包下载(实验源码+详细文档说明)
1、源代码
**** Hidden Message *****
2、实验指导书



00750 发表于 2021-5-19 14:01

感谢分享

huster89 发表于 2021-6-29 10:33

666666666666666

hlbht2000 发表于 2022-1-25 13:28

学习学习
页: [1]
查看完整版本: 【银杏科技ARM+FPGA双核心应用】Spartan-6系列7——PLL IP核实验