ADC采样时钟源选择会影响采样精度吗
#每日话题#如题,在用户手册中看到 N32G032 ADC采样时钟源可以选择PLL或者HCLK,不同时钟源对其采样精度会有影响吗
这个应该不会对精度有影响吧 无论选择PLL还是HCLK作为ADC采样时钟,都不会影响采样精度,当使用PLL作为ADC采样时钟时,ADC->CTRL3.CKMOD位需置1 频率不同会影响。相位噪声也会影响。
关键是“影响”多大算不影响。 如果是坚持清零政策绝对会影响。 频率不同肯定信噪比也不同,一般数据手册中给出指标的同时都标明时钟频率.有的数据手册中还会给出不同频率下的精度.
但是相同的频率不同的来源有多大影响就要综合起来仔细分析了. 看你的被采样信号频率和时钟源的相位噪声,不过你都用片内ADC了,就当成没影响吧 这个要看具体的信号 是相同的采样频率 ADC 工作时 旁边站着是美女还是油腻男 对结果都有影响。
要是站着一位指引方向的英明领袖,那么ADC结果就无比正确。 触发敏感词了。 坐等新华社通稿 xch 发表于 2022-9-27 11:06
ADC 工作时 旁边站着是美女还是油腻男 对结果都有影响。
要是站着一位指引方向的英明领袖,那么ADC结果就无 ...
{:titter:} 当然会,当你设置不合理时。 coody 发表于 2022-9-27 11:32
当然会,当你设置不合理时。
设置不合理是指什么,哪个设置 中间有变换,与采样的一些性能有关 更高的采样率会使用多个ADC拼接,造成波形失真 开启ADC以后,延时一段时间,再采样 AD频率最大不要超过4M 对ADC总精度产生影响因素有哪些 会有影响采样精度的 ADC时钟频率低时,精度稍微好一点点
页:
[1]
2