gaochy1126 发表于 2025-4-30 23:16

计数器与寄存器设计

Ⅰ. 前置知识0x00 与非门(NAND)如果所有输入均为High (1),则输出为Low (0),在其他情况下,将产生High (1) 输出。
[*]NAND 是 AND 运算符的否定结果
布尔表达式中以 "负乘法" 形式表现:https://ucc.alicdn.com/pic/developer-ecology/g2ihtpseeesb6_f99c783958034a72bda6820bffbff982.pnghttps://ucc.alicdn.com/pic/developer-ecology/g2ihtpseeesb6_5e500120d82e455689749871de9d511c.png0x01 或非门(NOR)如果所有输入均为 Low (0),则输出为 High(1),其中一个输入为高 (1) 则产生低功率 (0)。
[*]NOR 是 OR 运算符的否定结果
布尔表达式中以 "否定合" 形式表现:https://ucc.alicdn.com/pic/developer-ecology/g2ihtpseeesb6_06d23689737c45fea28a206e05b4a9fc.pnghttps://ucc.alicdn.com/pic/developer-ecology/g2ihtpseeesb6_91df136fb34f42f19fee2e4c24c8afe1.png0x02 异或门(XOR)如果 两个值不相同,则异或结果为1。如果 两个值相同,异或结果为0。https://ucc.alicdn.com/pic/developer-ecology/g2ihtpseeesb6_5840d941bbf748a28dc7133af814116a.pnghttps://ucc.alicdn.com/pic/developer-ecology/g2ihtpseeesb6_36bc47e9b4a64d4d8ecae2126fbe0af4.pngⅡ. 练习(Assignment)0x004-input NAND gatehttps://ucc.alicdn.com/pic/developer-ecology/g2ihtpseeesb6_33a527a0f5c540d1a4c28024ba1bb440.png比较 AB 的布尔表达式,完成 A 和 B 的 Verilog 代码,通过 Simulation 结果进行比较。
页: [1]
查看完整版本: 计数器与寄存器设计