Image
Image

burgessmaggie

+ 关注

粉丝 2     |     主题 17     |     回帖 1769

相互干扰如何规避?采样速率能达多少?
2026-4-16 22:31
  • Megawin(笙泉)单片机
  • 17
  • 161
  合理布局各个器件,减少无用电流的流动,将模拟电路和数字电路分开布局,以降低它们之间的相互干扰。 ...  
开发效率拉满!HC16P015B0配套工具详解,从仿真到量产一站式搞定
2026-4-16 22:47
  • 芯圣MCU
  • 22
  • 41
  一套完善的官方工具链极大降低了入门门槛,但在复杂项目选型时,仍需进行技术验证 ...  
超值定位如何重塑入门级 MCU 市场格局?
2026-4-15 18:40
  • GigaDevice GD32 MCU
  • 19
  • 168
  无缝替代现有设计  
为什么SiC/GaN时代,硅基MOSFET仍不可替代?
2026-4-16 22:34
  • 英飞凌MCU论坛
  • 17
  • 26
  其他的半导体材料有哪些优势和局限性呢  
FreeRTOS在N32G457上的内存管理与任务栈大小设置实战
2026-4-16 22:37
  • 国民技术MCU
  • 11
  • 37
  保留至少10%-20%的栈空间作为安全余量。  
在当年AI工具横行的年代,该如何学习单片机技术?
2026-4-15 18:15
  • Microchip
  • 22
  • 147
  如何用通俗比喻理解单片机的中断机制?  
AMCL 算法的定位误差阈值设多少合理?
2026-4-16 22:41
  • 英飞凌MCU论坛
  • 21
  • 273
  还有哪些其他参数值得调整呢  
笙泉精准追频,高效雾化控制方案
2026-4-15 12:06
  • Megawin(笙泉)单片机
  • 21
  • 35
  主要依托于笙泉的特定MCU来实现。其技术路径是利用芯片内置的高精度12位ADC,实时采集雾化回路的反馈信号, ...  
终于有人总结了不同芯片的IO上下拉电阻的设计差异
2026-4-16 22:33
  • 极海MCU
  • 27
  • 3234
  下拉电阻的阻值大小如何选择  
NuMicro系列抗干扰能力在工业环境表现如何?
2026-4-16 16:16
  • 新唐MCU
  • 12
  • 18
  所有未使用的引脚绝对不能悬空必须统一配置为内部上拉下拉模式或直接连接到地平面以防止引脚处于高阻态时吸 ...  
当MCU不够用时,RZ/A的补位意义
2026-4-16 22:19
  • 瑞萨MCU/MPU
  • 18
  • 34
  在实际应用中,RZ/A的稳定性如何保障?  
从零开始创建新唐MCU的Keil工程
2026-4-16 22:09
  • 新唐MCU
  • 5
  • 21
  链接器选项中需根据具体芯片数据手册中的内存映射图严格核对并调整ROM与RAM的起始地址及大小范围以防止程序 ...  
MOS管使用扫盲
2026-4-15 15:18
  • Megawin(笙泉)单片机
  • 14
  • 22
  要让N-MOS导通,G极电压必须比电源正极还要高 5V~10V!这怎么可能?这就需要用到自举升压电路。虽然电路复 ...  
如何使用N76E003芯片进行无线充电系统的设计?
2026-4-16 22:31
  • 新唐MCU
  • 61
  • 1119
  N76E003无线充电谐振线圈参数如何计算?  
用 STM32 编写延时函数
2026-4-16 09:00
  • ST MCU
  • 57
  • 1898
  系统核心时钟变量 未更新  
嵌入式系统安全的核心技术需求有哪些?
2026-4-15 17:29
  • ST MCU
  • 52
  • 119
  在固件的存储、传输和更新过程中,必须综合运用多种密码学技术来保障其机密性和完整性。 ...  
STM32H5 提升应用程序性能的核心技术是什么?
2026-4-15 17:07
  • ST MCU
  • 49
  • 123
  高性能内核+硬件加速器+先进工艺  
HAL_GetTick () 停止更新
2026-4-16 22:06
  • ST MCU
  • 33
  • 72
  SysTick定时器的中断优先级默认为15,若TIM15_IRQHandler的优先级高于SysTick,且在TIM15_IRQHandler中执行 ...  
项目未做任何修改重新编译时却报错
2026-4-16 09:03
  • ST MCU
  • 32
  • 69
  在 STM32CubeIDE 或基于 Make 的构建系统中,编译器会自动生成依赖关系文件,用于告诉 make 哪些头文件被包 ...  
异步FIFO的FPGA实现
2026-3-31 21:28
  • EDA 技术
  • 17
  • 19
  具有一定的参考价值,需要的朋友可以参考一下。  
2
3
近期访客