自由●创想 https://bbs.21ic.com/?633925 [收藏] [复制] [RSS] 吃得好一点,睡得好一点,多玩玩,不羡慕别人,不受管束,多积累人生经验,一生无憾。

日志

原理图设计中CPU与存储器连线的等效交换

已有 551 次阅读2010-7-8 09:09 |个人分类:硬件设计|系统分类:存储器| 等效交换

        唉呀,快受不了了,前两天新换了网络线路,结果就一直登录不了自己的Blog,今天都想着要是再登不上是不是得考虑换个平台了,嘿嘿,结果是可以了。


        这个是自己在进行原理图设计时碰到的一个小问题,是在考虑到PCB布线时可能会出现交叉,会造成一定的麻烦。结合自己的想法,又去网上查了些相关的资料,就常用到的一些存储器总结如下:


        1、异步存储器SRAM   SRAM的数据和地址线可以等效交换;


        2、异步存储器FLASH   FLASH的数据和地址线不可以等效交换;


        3、同步静态存储器SDRAM   SDRAM的地址线不可以打乱,而数据线只要是字节对应,字节内是可以打乱的;


        4、同步静态存储器SBSRAM和ZBTRAM(这两个存储器我不是太了解,只是看有些网上资料提到了,以做备忘)   地址线的低两位必须对应,其余地址线可以打乱,而数据线只要字节对应,字节内可以打乱。


路过

鸡蛋

鲜花

握手

雷人

评论 (0 个评论)