记录点滴 https://bbs.21ic.com/?647089 [收藏] [复制] [RSS] 学习,学习,学习。

日志

S3C2410学习笔记(三)复位,晶振和JTAG

已有 1283 次阅读2011-9-28 13:42 |个人分类:ARM9---S3C2410|系统分类:ARM| 复位, 晶振, JTAG

有了S3C2410的电源部分以后,复位和晶振等也要相应的添加上去,这些都还算是比较常规吧。


      首先,复位部分,复位的作用不是非常明显,以我看来,是一种可有可无的东西吧,但是为了保证系统的完整性,还是将其加上吧,这个电路也不难。复位要求CPU的相应管脚为低电平并且持续10ms吧,其实对于人而言,10ms是非常短暂的,按键一瞬间的事情。此处,为了使得复位时间足够的长,给其串联了两个非门,这是为了加长复位的时间,使得CPU能够充分复位,电路图如下所示。


复位电路


      对于晶振吧,这款芯片有两个晶振,一个是加载12MHz的锁相环,另一个是32KHz的低速晶振,这两个都要有。至于晶振的配置也比较简单,市场上购买的大多数都符合要求。因为这边也不涉及什么高精尖的东西,所以民用的就足够了。晶振电路如下所示:


晶振电路


      最后,是关于JTAG仿真口的,JTAG口是下载用的,属于一个通用的国际标准。其实JTAG有多种引脚接法,以20脚的为例,其中有一半的引脚是接地的,还有一部分是接VCC,只有其中的6-7个引脚是接CPU的,所以又有14脚的JTAG。但是为了适应大众,也为了能够用市售的JTAG仿真器,所以此处选择20脚的JTAG接口,电路图如下所示:


JTAG电路


其实上述的这些最小系统的设计都算是比较常规吧,参考资料比较多,设计的难度也不是很大,所以设计起来还算是比较顺利。


路过

鸡蛋

鲜花

握手

雷人

评论 (0 个评论)