积土成山 积水成渊 https://bbs.21ic.com/?699445 [收藏] [复制] [RSS] 做学问要在不疑处有疑,待人要在有疑处不疑。

日志

LCD驱动中pixclock的计算

已有 430 次阅读2016-11-14 17:54 |个人分类:转载|系统分类:网上好文

在LCD驱动程序中,需要我们根据LCD datasheet来设置相应的参数,这些参数包括:pixclock,left_margin,right_margin,upper_margin,lower_margin,hsync_len,vsync_len,VBP,VFB,VSPW,HBP,HFP,HSPW。下图是典型的TFT LCD时序图:

 

   __u32 pixclock; /*像素时钟(皮秒)*/
  __u32 left_margin; /*行切换,从同步到绘图之间的延迟
*/
  __u32 right_margin; /*行切换,从绘图到同步之间的延迟
*/
  __u32 upper_margin; /*帧切换,从同步到绘图之间的延迟
*/
  __u32 lower_margin; /*帧切换,从绘图到同步之间的延迟
*/
  __u32 hsync_len; /*水平同步的长度
*/
  __u32 vsync_len; /*垂直同步的长度*/

 

VBP(vertical back porch):表示在一帧图像开始时,垂直同步信号以后的无效的行数,对应驱动中的upper_margin

  VFB(vertical front porch):表示在一帧图像结束后,垂直同步信号以前的无效的行数,对应驱动中的lower_margin

  VSPW(vertical sync pulse width):表示垂直同步脉冲的宽度,用行数计算,对应驱动中的vsync_len

  HBP(horizontal back porch):表示从水平同步信号开始到一行的有效数据开始之间的VCLK的个数,对应驱动中的left_margin

  HFP(horizontal front porth):表示一行的有效数据结束到下一个水平同步信号开始之间的VCLK的个数,对应驱动中的right_margin

        HSPW(horizontal sync pulse width):表示水平同步信号的宽度,用VCLK计算,对应驱动中的hsync_len

 

   之前老是搞不清楚LCD驱动程序中的pixclock的计算方法,闲杂清楚了,赶紧记录下来:

pixclock的计算:

DOTCLK = fframe × (X + HBP + HFP+HSPW) × (Y + VBP + VFP+VSPW)  (单位:MHz)

pixclock = 1012/ DOTCLK=1012/ (fframe × (X + HBP + HFP+HSPW) × (Y + VBP + VFP+VSPW)) (单位:皮秒)

http://blog.chinaunix.net/uid-9688646-id-1998441.html


路过

鸡蛋

鲜花

握手

雷人

发表评论 评论 (1 个评论)

回复 fastolf 2016-11-14 17:54
DOTCLK = fframe × (X + HBP + HFP+HSPW) × (Y + VBP + VFP+VSPW)  (单位:MHz)