[STM32H7] 高速芯片跑外部SDRAM的时候布线是不是比时钟还重要

[复制链接]
Pulitzer 发表于 2025-8-19 07:20 | 显示全部楼层 |阅读模式
我试着跑满速总是会报奇怪的数据错误。
Clyde011 发表于 2025-8-19 07:23 | 显示全部楼层
有时是缓存没清干净。
公羊子丹 发表于 2025-8-19 07:24 | 显示全部楼层
F4的SPI速度很快,但要调好DMA。
周半梅 发表于 2025-8-19 07:25 | 显示全部楼层
你开的DMA优先级是多少?
帛灿灿 发表于 2025-8-19 07:26 | 显示全部楼层
FIFO阈值也会影响。
童雨竹 发表于 2025-8-19 07:27 | 显示全部楼层
我遇到过中断优先级不够的问题。
万图 发表于 2025-8-19 07:28 | 显示全部楼层
可能是片选没拉稳。
Wordsworth 发表于 2025-8-19 07:29 | 显示全部楼层
长数据包容易出错。
Bblythe 发表于 2025-8-19 07:30 | 显示全部楼层
可以加上双缓冲。
 楼主| Pulitzer 发表于 2025-8-19 07:31 | 显示全部楼层
逻辑分析仪抓包挺有用。
Uriah 发表于 2025-8-19 07:31 | 显示全部楼层
先确认是发丢还是收丢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

144

主题

5701

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部