[FPGA] 【银杏科技ARM+FPGA双核心应用】CYCLONE4系列10——1段式状态机

[复制链接]
 楼主| 韩小野 发表于 2020-3-24 09:49 | 显示全部楼层 |阅读模式
本帖最后由 韩小野 于 2020-3-24 09:51 编辑

一、板子靓照





详细了解请移步此处:
bbs.21ic.com/icview-2895340-1-1.html

二、实验简介
本实验基于ARM+FPGA超mini款iCore4T双核心板,ARM+FPGA两套独立功能单元,可同时完成控制和逻辑处理。本实验是基于FPGA功能单元的,根据一段式状态机的定义和特点进行讲解,搭配代码实现,帮助理解什么是一段式状态机。

三、资料包下载(实验源码+详细文档说明)
1、源代码
游客,如果您要查看本帖隐藏内容请回复

2、实验指导书


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
小兆home 发表于 2020-5-24 15:42 | 显示全部楼层
谢谢
hlbht2000 发表于 2022-1-27 11:40 | 显示全部楼层
CYCLONE4系列10——1段式状态机
您需要登录后才可以回帖 登录 | 注册

本版积分规则

50

主题

91

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部

50

主题

91

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部