[数据转换器-信号链] ADC 硬件设计注意要点

[复制链接]
 楼主| airwill 发表于 2020-4-11 14:44 | 显示全部楼层 |阅读模式
1.信号输入端应加上滤波电路(RC滤波,也可以用外部滤波器)。

2.单独的模拟地和数字地引脚,但AGND与DGND引脚却在内部通过基板连在一起,布线时,不得将两个引脚连接到分离的两个地平面,除非这些接地层在AD附近连到了一起。

3.电流路径尽可能短,禁止将数字电流强制流入模拟地。

4.芯片不允许走数字信号线,以减少耦合(下面若铺地,则不受此限制)。

5.电源线尽可能宽,以减少阻抗,提供低阻抗路径。

6.时钟等快速开关信号应利用数字地屏蔽起来,以避免辐射干扰。

7.禁止将时钟信号走线布设在输入通道附近,避免数字信号,模拟信号相互交叠干扰。

8.线路上下两侧走线应彼此垂直,若下面有铺地层,可以不受此限制。

9.去耦电容典型参数参照芯片资料的推荐电路选取
xyz549040622 发表于 2020-4-26 21:19 | 显示全部楼层
支持下,谢谢分享!
晓伍 发表于 2020-5-12 17:35 | 显示全部楼层
非常感谢楼主分享
八层楼 发表于 2020-5-12 17:35 | 显示全部楼层
感谢楼主的分享
观海 发表于 2020-5-12 17:35 | 显示全部楼层
支持楼主 非常不错
guanjiaer 发表于 2020-5-12 17:36 | 显示全部楼层
项目比较齐全 呵呵
heimaojingzhang 发表于 2020-5-12 17:36 | 显示全部楼层
支持楼主 呵呵
claretttt 发表于 2020-7-16 22:00 | 显示全部楼层
做好滤波是关键呢   
huangcunxiake 发表于 2020-7-18 20:06 | 显示全部楼层
内容不错,学了。
51xlf 发表于 2020-8-3 10:53 | 显示全部楼层
了解ADC驱动电路   
i1mcu 发表于 2020-8-3 10:53 | 显示全部楼层
前级放大、衰减、滤波   
pmp 发表于 2020-8-3 10:54 | 显示全部楼层
同步技术和多路ADC 校正技术有吗   
mmbs 发表于 2020-8-3 10:54 | 显示全部楼层
ADC 的偏置( Offset)、增益( Gain) 、相位( Phase) 进行校正,保证多通道ADC 输出的幅相一致性  
1988020566 发表于 2020-8-3 10:54 | 显示全部楼层
器件参数离散和传输路径差异所造成的采样数据误差  
lzbf 发表于 2020-8-3 10:55 | 显示全部楼层
ADC和/或滤波器需要缓冲吗?
houjiakai 发表于 2020-8-3 10:56 | 显示全部楼层
              
youtome 发表于 2020-8-3 10:56 | 显示全部楼层
没有实践的电路图吗   
cemaj 发表于 2020-8-3 10:57 | 显示全部楼层
硬件设计需要注意的太多了。      
jimmhu 发表于 2020-8-3 10:57 | 显示全部楼层
前端电路做好了就完成了一半了。   
1988020566 发表于 2020-8-3 10:58 | 显示全部楼层
高速ADC 接口怎么设计呢   
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:欢迎进入 TI 模拟技术论坛!

556

主题

17728

帖子

885

粉丝
快速回复 在线客服 返回列表 返回顶部