[FPGA] 【银杏科技ARM+FPGA双核心应用】Spartan-6系列7——PLL IP核实验

[复制链接]
 楼主| 韩小野 发表于 2020-6-5 10:06 | 显示全部楼层 |阅读模式
本帖最后由 韩小野 于 2020-6-5 10:09 编辑

一、iCore4TX靓照

详细了解请移步此处:
bbs.21ic.com/icview-2895340-1-1.html

二、实验简介
      本实验基于iCore4TX 双核心板的FPGA单元,SPARTAN-6内部带有PLL硬件资源,通过ISE软件在工程中调用PLL IP核,例化到FPGA内部,从而调用fpga的PLL硬件资源。本实验详细讲解ISE开发环境下,PLL软核的调用步骤,以及实现不同频率的时钟信号输出。

三、资料包下载(实验源码+详细文档说明)
1、源代码
游客,如果您要查看本帖隐藏内容请回复

2、实验指导书



本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
00750 发表于 2021-5-19 14:01 | 显示全部楼层
感谢分享
huster89 发表于 2021-6-29 10:33 | 显示全部楼层
666666666666666
hlbht2000 发表于 2022-1-25 13:28 | 显示全部楼层
学习学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

50

主题

91

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部

50

主题

91

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部