[FPGA] NVMe高速传输之摆脱XDMA设计9:DMA 控制单元设计

[复制链接]
xianuser 发表于 2025-8-20 14:11 | 显示全部楼层 |阅读模式
DMA 控制单元负责控制 DMA 传输事务, 该单元承担了 DMA 事务到 NVMe 事务的转换任务, 使用户对数据传输事务的控制更加简单快捷。 DMA 控制功能由 DMA寄存器组实现。
DMA 寄存器组包含 DMA 操作寄存器、 DMA 长度寄存器、 DMA 源目的地址寄存器和 DMA 状态寄存器。 DMA 操作寄存器定义了 DMA 请求类型, 包括写和读操作; DMA 长度寄存器定义了 DMA 请求的数据传输长度, 该长度以 NVMe 设备逻辑块大小为单位; DMA 源地址和 DMA 目的地址寄存器定义了 DMA 请求的源数据存放的起始地址和数据传输的目的地址; DMA 状态寄存器定义了当前待运行的 DMA请求数量和 DMA 请求执行状态信息。 DMA 寄存器组定义如表 1 所示, 其中 DMA
状态寄存器定义如表 2 所示。
表 1 DMA 寄存器组定义

表 2 DMA状态寄存器定义
想进一步了解相关视频,请搜索B站用户:专注与守望
链接:https://space.bilibili.com/585132944/dynamic?spm_id_from=333.1365.list.card_title.click


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
您需要登录后才可以回帖 登录 | 注册

本版积分规则

19

主题

23

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部