[FPGA] srio调用报错!

[复制链接]
 楼主| gnr_zhao 发表于 2015-10-26 09:50 来自手机 | 显示全部楼层 |阅读模式
rio, ge, Gen, API, pi
调用coregen 生成serial rapidIO Gen2 1.7时报错
“0x02ca2940” 内存不能为read
我之前用同事的工程就遇到这个问题,不能综合
现在我自己生一个核遇到同样的问题
有遇过同样问题的朋友吗?
cdutcl 发表于 2015-10-27 09:17 | 显示全部楼层
软件出问题了,重新装软件
 楼主| gnr_zhao 发表于 2015-10-27 10:52 来自手机 | 显示全部楼层
确定吗?我同事刚装的软件,也遇到一样的问题
feihufuture 发表于 2015-10-28 10:36 | 显示全部楼层
gnr_zhao 发表于 2015-10-27 10:52
确定吗?我同事刚装的软件,也遇到一样的问题

SRIO,这个我还没用过,高速就用过GTP,你选择的哪个器件,是不是器件选错了?
 楼主| gnr_zhao 发表于 2015-10-30 10:28 来自手机 | 显示全部楼层
我在k7上调用srio gen2 v1.7生成的工程里面的找不到create_ise_prj.tcl,我就把example design里面的文件加到工程里
 楼主| gnr_zhao 发表于 2015-10-30 10:29 来自手机 | 显示全部楼层
这样可以得到一个没问题的srio的工程,但是只要把我同事设计好的用户接口加上就会出现上面的内存错误
huangww79 发表于 2015-11-1 19:44 | 显示全部楼层
现在系统讲解GTP的书很少,你可以看看《Xilinx FPGA高速串行传输技术与应用》,看对你有么有帮助。
jackblank 发表于 2017-7-26 11:33 | 显示全部楼层
gnr_zhao 发表于 2015-10-30 10:28
我在k7上调用srio gen2 v1.7生成的工程里面的找不到create_ise_prj.tcl,我就把example design里面的文件加 ...

楼主,你好,我刚开始做k7的srio_gen2_v1.7 ,我在纠结怎么生成ise工程
自己新建一个ise工程,然后将example design的文件加进去就可以了吗?
lvwy0704 发表于 2017-10-9 13:31 | 显示全部楼层
srio是需要lic的,你没有肯定出问题的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

17

主题

93

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部