[MCU] DSP的硬件设计和其他的电路板有什么不同的地方?

[复制链接]
hellosdc 发表于 2019-9-3 19:25 | 显示全部楼层
尽量使用DSP片内的PLL            
uiint 发表于 2019-9-3 19:25 | 显示全部楼层
未用的输入引脚不能悬空不接,而应将它们上拉活下拉为固定的电平
hellosdc 发表于 2019-9-3 19:26 | 显示全部楼层
降低片外时钟频率,提高系统的稳定性   
gygp 发表于 2019-9-3 19:26 | 显示全部楼层
单一时钟信号时,选择晶体时钟电路  
mituzu 发表于 2019-9-3 19:26 | 显示全部楼层
电源、地线的处理既使在整个PCB板中的布线完成得都很好  
chenci2013 发表于 2019-9-3 19:26 | 显示全部楼层
走线禁止跨越不完整的地平面      
suzhanhua 发表于 2019-9-3 19:26 | 显示全部楼层
主要是PCB 上器件的速率越来越快   
biechedan 发表于 2019-9-3 19:26 | 显示全部楼层
不要在晶体、振荡器,时钟信号发生器,开关电源,安装孔,磁性器件或者周期性信号芯片的附近或者下方走高速信号线  
xietingfeng 发表于 2019-9-3 19:26 | 显示全部楼层
电路由于速度低,分布电容和引脚分布电感都忽略不计  
wangdezhi 发表于 2019-9-3 19:26 | 显示全部楼层
尽量使高速信号线走在TOP和BOTTOM层,并有完整的参考地层。不建议走内层  
isseed 发表于 2019-9-3 19:26 | 显示全部楼层
ESD器件要尽可能靠近连接器放置。   
uiint 发表于 2019-9-3 19:26 | 显示全部楼层
DSP片内多总线,在访问片内RAM时,不会影响其它总线的访问,效率较高
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部
快速回复 在线客服 返回列表 返回顶部