[MCU] 晶振调试问题

[复制链接]
fentianyou 发表于 2019-10-2 16:14 | 显示全部楼层
UCSCTL4 = UCSCTL4&(~(SELS_7|SELM_7))|SELS_2|SELM_2; //将SMCLK和MCLK配置为REFOCLK   
xiaoyaodz 发表于 2019-10-2 16:14 | 显示全部楼层
DCO模块在MSP430F5XX系列芯片中非常重要
febgxu 发表于 2019-10-2 16:15 | 显示全部楼层
DCOCLK = D*(N+1)*(REFCLK/n)  
DCOCLKDIV = (N+1)*(REFCLK/n)   
sdlls 发表于 2019-10-2 16:15 | 显示全部楼层
430的高频、低频时钟源都是需要外接晶振的  
pixhw 发表于 2019-10-2 16:16 | 显示全部楼层
晶振电路旁路挂两个20PF            
kkzz 发表于 2019-10-2 16:16 | 显示全部楼层
晶振是否正常 等工作呢?   
fentianyou 发表于 2019-10-2 16:16 | 显示全部楼层
  P5SEL |= BIT4|BIT5; //将IO配置为XT1功能  
  UCSCTL6 |= XCAP_3;  //配置电容为12pF  
  UCSCTL6 &= ~XT1OFF; //使能XT1  
  
  while (SFRIFG1 & OFIFG){  
    UCSCTL7 &= ~(XT2OFFG + XT1LFOFFG + DCOFFG);         // 清除三类时钟标志位  
                              // 这里需要清除三种标志位,因为任何一种  
                              // 标志位都会将OFIFG置位  
    SFRIFG1 &= ~OFIFG;                                  // 清除时钟错误标志位  
  }  
  UCSCTL4 = UCSCTL4&(~(SELS_7|SELM_7))|SELS_0|SELM_0;     //将SMCLK和MCLK时钟源配置为XT1   
hudi008 发表于 2019-10-2 16:16 | 显示全部楼层
代码在哪里出现的问题呢?      
selongli 发表于 2019-10-2 16:16 | 显示全部楼层
清楚UCS上电默认状态是非常重要的  
minzisc 发表于 2019-10-2 16:16 | 显示全部楼层
时钟的详细介绍请参考该系列芯片的指导手册  
lzmm 发表于 2019-10-2 16:17 | 显示全部楼层
那就是配置的问题了。   
pixhw 发表于 2019-10-2 16:17 | 显示全部楼层
20PF串联等效为10PF,加上回路杂散容值  
sdlls 发表于 2019-10-2 16:17 | 显示全部楼层
不接外接晶振就只能用DCO了。   
febgxu 发表于 2019-10-2 16:17 | 显示全部楼层
配合芯片手册和本文   
xiaoyaodz 发表于 2019-10-2 16:17 | 显示全部楼层
从MSP430F4XX开始,MSP430引用了FLL模块,FLL即锁相环  
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部
快速回复 在线客服 返回列表 返回顶部