[RISC-V MCU 应用开发] FPGA 的32 位RISC 微处理器 的设计与实现

[复制链接]
 楼主| wangjiahao88 发表于 2021-7-28 14:44 | 显示全部楼层
 楼主| wangjiahao88 发表于 2021-7-28 14:45 | 显示全部楼层
 楼主| wangjiahao88 发表于 2021-7-28 14:46 | 显示全部楼层
微处理器设计是一个涉及面广、难度大且细致而复杂的工作,对设计人员的综合能力要求很高。
本文在详细研究32 位MIPS 处理器体系结构的基础之上,在Quartus II 11.0 环境中,完全依靠自己的
研发设计能力,采用硬件描述语言VHDL 完成了基于MIPS 指令集的32 位RISC 处理器的逻辑设计。
开发出32 位RISC 处理器,通过Quartus II 进行了时序仿真和性能比较分析。
MIPS 架构起源于学术研究项目,国内外有很多研究机构都有设计和MIPS 兼容的处理器,并将源
代码在网络上开放。出于兼容性的考虑,处理器的设计基于公开的MIPS 指令体系结构,但本文论述
的具体的逻辑设计实现都属于原创成果。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部