这种动作的触发器被称为D触发器,具有在时钟上升瞬间,保持(**)输入状态的功能,是一种时钟同步时序电路。
D触发器是时序电路的基本元件,用途广泛,D触发器的多级组合,可以做成移位寄存器、分频电路等,也可用于CPU内部的寄存器等。
4SRAM是触发器构成的吗?
触发器可以**H或L,1位的信息,大量排列触发器,并使之具有可选择性后,就可以构成SRAM。
由于SRAM的输入输出速度比DRAM和闪存的访问速度高得多,所以,常用作CPU的缓存和寄存器。
尽管我们这样说,实际上CPU中内置的存储器或寄存器并非使用的是RS触发器这样的逻辑门。
由于使用逻辑门,会使电路规模变大,所以,一般使用4到6个FET,再经过优化构成存储器的1位(图A)。