[研电赛技术支持] GD32F103 硬件 IIC

[复制链接]
benjaminka 发表于 2025-4-13 14:13 | 显示全部楼层
SDA 和 SCL 需接 ​​4.7kΩ 上拉电阻​​至 VDD
pixhw 发表于 2025-4-13 17:38 | 显示全部楼层
复用开漏输出模式,因为 I2C 总线需要开漏输出。
yangxiaor520 发表于 2025-4-13 20:05 来自手机 | 显示全部楼层
使用硬件IIC,CPU效率更高一些。
abotomson 发表于 2025-4-13 21:18 | 显示全部楼层
GD32F103是一款基于ARM Cortex-M3内核的微控制器,其硬件支持I2C总线通信。GD32F103的硬件I2C包括两个I2C外设,每个外设均可充当I2C主机或从机。
LinkMe 发表于 2025-4-23 17:27 | 显示全部楼层
用DMA和控制器,数据传输更高效,无需CPU干预。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部