[家电应用] ADC 采样值异常

[复制链接]
ccook11 发表于 2025-8-10 22:59 | 显示全部楼层
ADC采样时间是指ADC模块对输入信号进行采样的持续时间,该时间需根据输入信号的特性和外部电路的阻抗进行合理配置。
10299823 发表于 2025-8-11 15:55 | 显示全部楼层
使用滑动窗口的方法,保留最近N个采样值,每次新采样时去掉最旧的一个值,加入最新的值,然后取平均。这种方法可以实时滤波,同时减少延迟。
benjaminka 发表于 2025-8-11 20:01 | 显示全部楼层
对于低频信号或高阻抗信号源尤其重要,因为它们需要更长时间来充电和稳定。
lihuami 发表于 2025-8-11 23:05 | 显示全部楼层
延长采样时间至28.5个周期意味着ADC在开始转换之前,会等待更长时间来稳定输入信号。
houjiakai 发表于 2025-8-12 02:06 | 显示全部楼层
单独优化ADC不够,需同步检查电源完整性、接地方案、布线拓扑等系统要素。
iyoum 发表于 2025-8-12 05:09 | 显示全部楼层
在数据手册中找到推荐的最小采样时间表
plsbackup 发表于 2025-8-12 12:58 | 显示全部楼层
通过多次采样并取平均值,可以有效减少随机噪声的影响。
hearstnorman323 发表于 2025-8-12 16:24 | 显示全部楼层
常见的软件滤波方法包括平均滤波、中值滤波、一阶低通滤波等。这些方法可以有效地减少采样值的跳动和噪声。
cashrwood 发表于 2025-8-12 18:35 | 显示全部楼层
ADC的采样时钟稳定且干净,时钟抖动和噪声会影响采样精度。
pl202 发表于 2025-8-12 20:42 | 显示全部楼层
采样时间的选择依赖于输入信号源的阻抗和ADC内部电路的设计。如果信号源的阻抗较高,则需要更长的时间来确保电容器能够充分充电到正确的电压水平。
phoenixwhite 发表于 2025-8-12 22:48 | 显示全部楼层
ADC的电源引脚附近有适当的去耦电容,以减少电源噪声对采样精度的影响。
adolphcocker 发表于 2025-8-14 13:53 | 显示全部楼层
采用软件滤波技术来进一步平滑数据,减少噪声影响。
robertesth 发表于 2025-8-14 15:35 | 显示全部楼层
时间足够长,可以确保输入信号被充分采样和保持,从而减少采样误差。
sesefadou 发表于 2025-8-14 17:34 | 显示全部楼层
软件滤波的辅助作用              
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部