请教关于时钟抖动的问题!

[复制链接]
 楼主| zhaoxinzxzx 发表于 2013-11-6 16:15 | 显示全部楼层 |阅读模式
问题如下:
STM32F429的锁相环抖动:
Cycle-to-cycle jitter  RMS 25ps, P2P +/- 150 ps,
Period jitter RMS 15ps, P2P +/- 200 ps,
另外有一颗芯片对输入时钟相位噪声的要求如下:@offset=1kHz, <123.4 dBc/Hz, @offset=10kHz, <-133.4dBc/Hz, @offset=100kHz, <-138.4dBc/Hz
如何计算才能够判断STM32的锁相环输出是否满足另外一颗芯片的时钟相位噪声的要求呢?

望高人指点!
chuangpu 发表于 2013-11-6 21:22 | 显示全部楼层
这一块   不是很了解   楼主   帮你顶一个   看看高手的意见吧   先顶一个   
 楼主| zhaoxinzxzx 发表于 2013-11-8 22:38 | 显示全部楼层
自己在网上找了个在线工具,但是算出来的结果小的可怜,跟STM32不在一个量级上!
http://www.raltron.com/cust/tools/osc.asp
哪里有错吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

2

主题

141

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部

2

主题

141

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部