关于ADC时钟问题

[复制链接]
 楼主| lee218 发表于 2014-4-28 10:47 | 显示全部楼层 |阅读模式
弱弱问一下,ADC通常有时钟输入管脚,比如AD9280,采样率为32Msps,有一个时钟输入管脚,那么必须输入32MHz的时钟吗?
可否输入低于32MHz的时钟?
如果用FPGA提供25MHz的时钟信号,是否可行,可行的话采样率就会变为25Msps吗?
yubsh 发表于 2014-4-28 14:16 | 显示全部楼层
当然可行。32M是芯片最高速率,实际速率不超过这个就可以。
 楼主| lee218 发表于 2014-4-28 15:16 | 显示全部楼层
yubsh 发表于 2014-4-28 14:16
当然可行。32M是芯片最高速率,实际速率不超过这个就可以。

那岂不是买一个高采样率的ADC就一劳永逸了?
假如不考虑经济成本的话,假如哈。。。。
yubsh 发表于 2014-4-28 16:48 | 显示全部楼层
lee218 发表于 2014-4-28 15:16
那岂不是买一个高采样率的ADC就一劳永逸了?
假如不考虑经济成本的话,假如哈。。。。 ...

这是不可能的。ADC有串行接口、并行接口的差别,有通道个数的差别,有正负输入电压的区别,有量程的区别,精度的区别,温度的差别,封装的差别,有厂家的差别,哪有一劳永逸的事儿!
 楼主| lee218 发表于 2014-4-28 20:18 | 显示全部楼层
yubsh 发表于 2014-4-28 16:48
这是不可能的。ADC有串行接口、并行接口的差别,有通道个数的差别,有正负输入电压的区别,有量程的区别 ...

惭愧,确实如此,只考虑采样率了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

20

主题

150

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部