请教这个VGA同步叠加电路的原理?谢谢!

[复制链接]
 楼主| gforrest 发表于 2008-6-13 09:56 | 显示全部楼层 |阅读模式
这个是把VGA信号的水平同步、垂直同步合成为复合同步信号的电路。<br />电路结构很简单,但是我搞不清楚原理。在第一级的电阻电容是干什么<br />用的?取值这么大感觉有点像整流电路了,那和直接接高电平有什么<br />不同?<br />请教各位!&nbsp;<br />
xwj 发表于 2008-6-13 10:07 | 显示全部楼层

变化的边沿产生一个确定宽度的脉冲

  
 楼主| gforrest 发表于 2008-6-13 11:01 | 显示全部楼层

谢谢!能否再解释得详细些?

  
xwj 发表于 2008-6-13 12:06 | 显示全部楼层

稳态时1、2脚电压相同,异或后输出0

但输入信号电平变化时,2脚由于有RC延时,变化滞后于1脚,此时1、2脚电平不同,异或后输出1,一定时间参数后2脚电平于一脚一样,输出就有恢复成0了<br /><br /><br />后面的自己看
 楼主| gforrest 发表于 2008-6-13 13:37 | 显示全部楼层

to:xwj

谢谢,从逻辑功能说是这样的,但是Hsync和Vsync的占空比都是高电平的时间远远大于低电平的时间,那么从稳态来说电容上应该是电荷净流入,为高电平;产生变化时低电平的时间也不足以把电容的电放完(根据放电时间计算仅能放掉很小的一点,不足以到达74ls86的低电平门限)。那么,从74ls86来看,除了初始的充电时间外,2脚和5脚应该一直为高电平了。不知我这样理解对不对?<br />如果是这样电路还有什么意义呢?<br />
xwj 发表于 2008-6-13 13:46 | 显示全部楼层

图上的参数错了罢了,自己去计算正确的

  
您需要登录后才可以回帖 登录 | 注册

本版积分规则

26

主题

37

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部