[ZLG-MCU] 问:LM3S的ADC-FIFO到底是怎么回事?

[复制链接]
 楼主| id001 发表于 2008-8-14 00:17 | 显示全部楼层 |阅读模式
LM3S8962的ADC0的FIFO有8个深度,这8个深度啥意思?<br /><br />是不是和UART的FIFO是一个意思??<br />看你们给的ADC的几个DEMO程序,都没有应用FIFO。<br /><br />请指点一下。谢谢!
 楼主| id001 发表于 2008-8-14 15:22 | 显示全部楼层

高手指点下啊

  
zlgmcu 发表于 2008-8-14 19:45 | 显示全部楼层

re

您好!<br />ADC的FIFO是对应于每个AD采样序列的,其中序列0有8个深度的FIFO,<br />序列1有4个深度的FIFO,序列2有4个深度的FIFO,序列3有1个深度的FIFO,<br />也就是说,当您采用序列0时,其有8个深度的FIFO,则可以对8个AD通道<br />进行序列采样,而当您采用序列3进行采样时,其只能进行一个AD通道<br />的序列采样。且序列中的某个AD采样结束后,就会自动将转换值存放到<br />FIFO中,当用户读取ADCSSFIFOn的值,就是读取FIFO中的值。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

35

主题

107

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部

35

主题

107

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部