[应用相关] 电源问题

[复制链接]
 楼主| handleMessage 发表于 2020-8-30 17:57 | 显示全部楼层 |阅读模式
现在以ASIC、DSP、FPGA等组成的系统中芯片都是低功耗设计,供电部分也变得越来越复杂。不仅对不同电平值的电压精度、输出电流、纹波、冲击等要求十分严格,而且同一个芯片的不同电平的上电时序也有了要求。整个系统的电源设计都采用了美国德州仪器公司的电源器件。  ADSP2183的供电相对比较简单,这里主要讨论FPGA的供电。手册规定,EP2S30F484的电源基本分为这几种:核心供电(Vccint)为1.2V;各个BANK的I/O口供电(Vccio),锁相环数字供电(Vccpll_d)为1.2V,锁相环模拟供电(Vccpll_a)为1.2V。还有Vccpd为3.3V),它是StratixII FPGA新定义的一个供电,其作用是为所有相关的3.3V/2.5V的配置输入缓冲器和JTAG相关引脚提供稳定可靠的供电。它要求从0~3.3V的抬升时间必须小于100ms,否则Stratix II FPAG将不能配置成功。
现在以ASIC、DSP、FPGA等组成的系统中芯片都是低功耗设计,供电部分也变得越来越复杂。不仅对不同电平值的电压精度、输出电流、纹波、冲击等要求十分严格,而且同一个芯片的不同电平的上电时序也有了要求。整个系统的电源设计都采用了美国德州仪器公司的电源器件。  ADSP2183的供电相对比较简单,这里主要讨论FPGA的供电。手册规定,EP2S30F484的电源基本分为这几种:核心供电(Vccint)为1.2V;各个BANK的I/O口供电(Vccio),锁相环数字供电(Vccpll_d)为1.2V,锁相环模拟供电(Vccpll_a)为1.2V。还有Vccpd为3.3V),它是StratixII FPGA新定义的一个供电,其作用是为所有相关的3.3V/2.5V的配置输入缓冲器和JTAG相关引脚提供稳定可靠的供电。它要求从0~3.3V的抬升时间必须小于100ms,否则Stratix II FPAG将不能配置成功。
zhouhuanの 发表于 2020-8-30 18:00 | 显示全部楼层
如果确实不能保障这样苛刻的要求,就必须人为地把nCONFIG信号强制拉低。。
wanglaojii 发表于 2020-8-30 18:04 | 显示全部楼层
直到其他电源达到设计的可靠状态,以确保配置过程的正确完成。
laozhongyi 发表于 2020-8-30 18:06 | 显示全部楼层
其实在每种电源设计的时候,都加入了二极管反向保护和瞬态电压抑制器进行瞬间过冲保护。
Edisons 发表于 2020-8-30 18:14 | 显示全部楼层
DSP电源设计包含很多内容,楼主应该只提了一部分。。
_gege 发表于 2020-8-30 18:17 | 显示全部楼层
是用DSP做电源吗?是不是有点大材小用了呢?
Listate 发表于 2020-8-30 18:24 | 显示全部楼层
电源要稳定可靠,还要做好保护
模拟和数字部分用电感隔离开。。
feiqi1 发表于 2020-8-30 18:27 | 显示全部楼层
配置DSP+FPGA的时候一般都是配置多个。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

166

主题

1689

帖子

4

粉丝
快速回复 在线客服 返回列表 返回顶部

166

主题

1689

帖子

4

粉丝
快速回复 在线客服 返回列表 返回顶部