求助:fpga fir算法实现

[复制链接]
 楼主| powerpan 发表于 2012-3-9 12:00 | 显示全部楼层 |阅读模式
谁能帮忙实现一个fpga算法,输入输出和DF1706一样,就是截止到 -130dB
过采样可选:32x 24x 16x 12x 8x 4x 2x bypass

matlab仿真通过,c也通过,不知道怎么通过fpga实现。
lwq030736 发表于 2012-3-11 11:43 | 显示全部楼层
MATLAB可以直接生成VHDL代码
要过采样可选的话,可以用多路选择器选择参数
最简单的办法就是用MATLAB生成不同采样频率的滤波器,
当然阶数要保持一致,在相乘累加的时候选择不同参数就行了
wangjun403 发表于 2012-3-14 09:13 | 显示全部楼层
matlab生成的代码可以直接用吗?
lwq030736 发表于 2012-3-14 23:14 | 显示全部楼层
3# wangjun403
可以,如果频率和资源能达到你的要求的话
wangjun403 发表于 2012-3-17 12:01 | 显示全部楼层
如果这样的话,搞滤波器不是很简单了
lwq030736 发表于 2012-3-17 20:54 | 显示全部楼层
5# wangjun403
如果对运行速度和资源没有什么要求的话,确实非常简单
GoldSunMonkey 发表于 2012-3-18 00:03 | 显示全部楼层
:)我跟他联系呢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

10

主题

30

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部

10

主题

30

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部