[STM32F4] STM32F429芯片的NRST 引脚低电平(外部复位)的允许时间长度是?多少ms呢?

[复制链接]
 楼主| laocuo1142 发表于 2024-8-30 15:23 | 显示全部楼层 |阅读模式
STM32F429芯片的NRST 引脚低电平(外部复位),从0V升高到1.78V,实现硬件复位,允许持续的时间是?官网资料没查询出来,网上也查询不到呢
公羊子丹 发表于 2025-4-4 07:54 | 显示全部楼层
我之前也遇到类似的问题,感觉官方手册里对NRST引脚的时序描述不是很详细,不知道你是在哪个场景下关心这个时序的?
周半梅 发表于 2025-4-4 07:55 | 显示全部楼层
这个问题挺关键的,尤其是做硬件设计时要考虑复位电路的兼容性。你是遇到NRST复位不稳定的情况了吗?
帛灿灿 发表于 2025-4-4 07:56 | 显示全部楼层
之前查过F4系列的参考手册,里面好像没有直接给出这个时间,可能需要结合上电时序和NRST的内部电路来推算?
童雨竹 发表于 2025-4-4 07:57 | 显示全部楼层
你可以试试看ST官方的论坛或者提交个工单问一下ST工程师,说不定能拿到更准确的数据。
万图 发表于 2025-4-4 07:58 | 显示全部楼层
NRST低电平保持时间估计和内部复位电路的延迟有关,可能可以从F4的启动时序里找到一些线索。
Wordsworth 发表于 2025-4-4 07:59 | 显示全部楼层
复位时间这个参数一般是给电源管理或者看门狗相关的吧?单片机手册里确实不太容易找到直接的答案。
Bblythe 发表于 2025-4-4 08:00 | 显示全部楼层
你是想确定NRST最短保持时间,还是从低电平到高电平的恢复时间?如果是后者,可能要结合电源轨的情况来看。
Pulitzer 发表于 2025-4-4 08:01 | 显示全部楼层
我用示波器测过一次,NRST从低到高的上升时间会受外部电路影响,可能不同板子上测出来的数据会有差异。
Uriah 发表于 2025-4-4 08:03 | 显示全部楼层
这个问题确实冷门,ST的应用笔记里不知道有没有提到相关内容?也许可以找找相似的芯片对比一下。
Clyde011 发表于 2025-4-4 08:04 | 显示全部楼层
如果找不到明确的数据,建议直接在开发板上试验一下,用示波器看看NRST的电压曲线,应该能得到个大致范围。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1296

主题

6236

帖子

15

粉丝
快速回复 在线客服 返回列表 返回顶部