该CH7521A旨在满足 DisplayPort 规范版本 1.2 和嵌入式 DisplayPort 规范版本 1.2。4 个主链路通道接收器支持输入 数据速率为 1.62Gb/s、2.7Gb/s 或 5.4Gb/s,并可接受数字 RGB LVDS 输出信号高达 7680x1080@60Hz 或 4800x2160@60Hz。 CH7521A 将转换 DisplayPort DisplayPort Link 训练完成后向 LVDS 输出发出信号。这 功能可以通过加载面板的 EDID 和CH7521A的 连接到 CH7521A。在系统通电期间和 DisplayPort Link 完成时 通过AUX通道进行训练,CH7521A将根据 面板上电时序存储在外部 BOOT ROM 中。 高级区域 CRC 检查和信号 故障检测模块及相关中断机构 在CH7521A中,这是专门为降低信号风险而设计的 正常消费者或工业作中的传输误差。 常规 l 符合 DisplayPort 规范 1.2 版和嵌入式 DisplayPort (eDP) 规范 1.2 版 l 支持VESA和CEA时序标准 以 8/10 位图形颜色深度7680x1080@60Hz或4800x2160@60Hz l 支持单口、双口、四口 端口和六端口LVDS输出接口 l 无水晶 l 内置自检模式支持 l 热插拔检测 l 支持10位至8位抖动 和 8 位 + FRC l 区域CRC检查支持 l 无效期间的黑色面板或色条 输入和故障检测 l 左右 15 像素重叠 侧面支持,并由内部寄存器启用 l 由固件启动和控制 通电时自动从外部 BOOT ROM 加载 l 集成 EDID 缓冲液,最多可 2 个块 l 通过I2C从机或AUX更新固件 渠道 l I2C 从站支持高达 400K Hz l 可编程电源管理 l 每通道原始传输数据和符号误差的误码率达到<10-9 控制数据的速率<10-12 l 低功耗 l ESD HBM 4KV l 采用 128 引脚 QFN 封装 (12.5 x 12.5毫米) 封装 |