打印
[学习资料]

UART1 FIFO 缓冲区配置问题导致数据未正确读取

[复制链接]
902|6
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
正在进行一个关于UART1的实验,发现数据存储在FIFO缓冲区中,但未正确读取而导致我现在的问题。

尝试了一些排查方法,但没有成功解决。
  • UART1配置正确,波特率、数据位、停止位和校验位都已确认与上位机匹配。
  • FIFO缓冲区设置已经检查,深度设置正确,但数据在读取时好像没有处理的样子。
尝试过的解决方案:
  • 检查中断优先级设置
  • 读取逻辑与FIFO缓冲区设计。
  • 检查写入和读取指针管理,指针操作正确。
问题没解决。如果有人曾经遇到过类似的问题或者有其他建议请给我留言。谢谢!

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

70

主题

643

帖子

0

粉丝