[FPGA] Xilinx FPGA入门连载59:FPGA 片内ROM FIFO RAM联合实例之功能概述

[复制链接]
708|0
 楼主| rousong1989 发表于 2016-3-16 12:22 | 显示全部楼层 |阅读模式
Xilinx FPGA入门连载59FPGA 片内ROM FIFO RAM联合实例之功能概述
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1jGjAhEm
1 功能概述
         该工程实例内部系统功能框图如图所示。我们通过IP核分别例化了ROM、FIFO和RAM,ROM有预存储的数据可供读取,将其放入FIFO中,随后再读出送到RAM供读取。通过ISE集成的在线逻辑分析仪chipscope,我们可以观察FPGA片内ROM、FIFO和RAM的读写时序,也可以只比较ROM预存储的数据和RAM最后读出的数据,确认整个读写缓存过程中,数据的一致性是否实现。
2 模块划分
         本实例工程模块层次如图所示。
●  Pll_controller.v模块产生FPGA内部所需时钟信号。
●  onchip_mem_test.v模块例化FPGA片内ROM、FIFO和RAM,并产生这些片内存储器之间进行数据交互所必须的控制信号。
●  Chipscope_debug.cdc模块引出ROM、FIFO和RAM的读写控制信号和地址、数据总线,通过chipscope在ISE中在线查看其读写时序。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
您需要登录后才可以回帖 登录 | 注册

本版积分规则

338

主题

338

帖子

28

粉丝
快速回复 在线客服 返回列表 返回顶部