贴下FPGA的设计流程图

[复制链接]
6209|30
ssdw 发表于 2011-7-18 21:39 | 显示全部楼层
版主别笑我啊
 楼主| GoldSunMonkey 发表于 2011-7-19 15:52 | 显示全部楼层
20# ssdw 简单点就是时许分析。
然后说下:静态时序分析
首先,我们应该对FPGA内部的工作方式有一些认识。FPGA的内部结构其实就好比一块PCB板,FPGA的逻辑阵列就好比PCB板上的一些分立元器件。PCB通过导线将具有相关电气特性的信号相连接,FPGA也需要通过内部连线将相关的逻辑节点导通。PCB板上的信号通过任何一个元器件都会产生一定的延时,FPGA的信号通过逻辑门传输也会产生延时。PCB的信号走线有延时,FPGA的信号走线也有延时。这就带来了一系列问题,一个信号从FPGA的一端输入,经过一定的逻辑处理后从FPGA的另一端输出,这期间会产生多大的延时呢?有多个总线信号从FPGA的一端输入,这条总线的各个信号经过逻辑处理后从FPGA的另一端输出,这条总线的各个信号的延时一致吗?我们之所以关心这些问题,是因为过长的延时或者一条总线多个信号传输时间的不一致,不仅会影响FPGA本身的性能,而且也会给FPGA之外的电路或者系统带来诸多问题。
言归正传吧,之所以引进静态时序分析的理论也正是基于上述的一些思考。它可以简单的定义为:设计者提出一些特定的时序要求(或者说是添加特定的时序约束),套用特定的时序模型,针对特定的电路进行分析。分析的最终结果当然是要求系统时序满足设计者提出的要求。

下面举一个最简单的例子来说明时序分析的基本概念。假设信号需要从输入到输出在FPGA内部经过一些逻辑延时和路径延时。我们的系统要求这个信号在FPGA内部的延时不能超过15ns,而开发工具在执行过程中找到了如图4.1所示的一些可能的布局布线方式。那么,怎样的布局布线能够达到我们的要求呢?仔细分析一番,发现所有路径的延时可能为14ns14ns16ns17ns18ns,有两条路径能够满足要求,那么最后的布局布线就会选择满足要求的两条路径之一。


静态时序分析的前提就是设计者先提出要求,然后时序分析工具才会根据特定的时序模型进行分析,即有约束才会有分析。若设计者不添加时序约束,那么时序分析就无从谈起。特权同学常常碰见一些初学者在遇到问题时不问青红皂白就认为是时序问题,实际上只有在添加了时序约束后,系统的时序问题才有可能暴露出来。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
derde 发表于 2011-7-19 16:24 | 显示全部楼层
楼主好敬业呀
derde 发表于 2011-7-19 16:24 | 显示全部楼层
回答很及时
 楼主| GoldSunMonkey 发表于 2011-7-19 20:56 | 显示全部楼层
caiys 发表于 2011-7-20 10:06 | 显示全部楼层
在ISE12.3中功能(行为)仿真如何做呢?
wewo 发表于 2011-7-20 15:17 | 显示全部楼层
hjjnet 发表于 2011-7-20 18:37 | 显示全部楼层
 楼主| GoldSunMonkey 发表于 2011-7-20 20:11 | 显示全部楼层
星星之火红 发表于 2011-7-20 20:29 | 显示全部楼层
;P陪笑
rulu 发表于 2011-7-20 20:58 | 显示全部楼层
这还有陪的呀
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部