时钟电路选择原则都有哪些啊

[复制链接]
2577|35
1988020566 发表于 2018-9-11 21:39 | 显示全部楼层
DSP片内无振荡电路,不能用晶体时钟电路
lzbf 发表于 2018-9-11 21:39 | 显示全部楼层
liliang9554 发表于 2018-9-7 13:34
系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片;

              
houjiakai 发表于 2018-9-11 21:40 | 显示全部楼层
jiajs 发表于 2018-9-7 13:40
多个同频时钟信号时,选择晶振

晶振是有源晶振吗?
youtome 发表于 2018-9-11 21:40 | 显示全部楼层
午夜粪车 发表于 2018-9-7 13:45
尽量使用DSP片内的PLL,降低片外时钟频率,提高系统的稳定性

内部的PLL吗?
cemaj 发表于 2018-9-11 21:41 | 显示全部楼层
这个得根据具体的电源吧
updownq 发表于 2018-9-11 21:41 | 显示全部楼层
huangchui 发表于 2018-9-7 13:37
单一时钟信号时,选择晶体时钟电路

晶体时钟电路有什么优点呢?
lzbf 发表于 2018-9-11 21:41 | 显示全部楼层
liliang9554 发表于 2018-9-7 13:34
系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片;

可编程时钟芯片推荐什么?
51xlf 发表于 2018-9-11 21:41 | 显示全部楼层
决定逻辑单元中的状态何时更新,是有固定周期并与运行无关的信号量。
1988020566 发表于 2018-9-11 21:41 | 显示全部楼层
建议采用晶体时钟电路
i1mcu 发表于 2018-9-11 21:41 | 显示全部楼层
时钟电路一般由晶体振荡器、晶震控制芯片和电容组成。
mmbs 发表于 2018-9-11 21:41 | 显示全部楼层
尽量使用DSP片内的PLL
pmp 发表于 2018-9-11 21:41 | 显示全部楼层
单一时钟信号时,选择晶体时钟电路
updownq 发表于 2018-9-11 21:41 | 显示全部楼层
yszong 发表于 2018-9-7 14:17
多个同频时钟信号时,选择晶振;

还是推荐使用有源晶振。
cemaj 发表于 2018-9-11 21:41 | 显示全部楼层
速度很快吗?     
youtome 发表于 2018-9-11 21:41 | 显示全部楼层
jlyuan 发表于 2018-9-7 14:01
选择有源晶振吧。

这个无源晶振很便宜。
houjiakai 发表于 2018-9-11 21:41 | 显示全部楼层
jiajs 发表于 2018-9-7 13:40
多个同频时钟信号时,选择晶振

有源晶振稳定呢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部