上电后,DSP的EMU0、EMU1管脚是0.9V

[复制链接]
2882|15
 楼主| wuhany 发表于 2019-4-20 18:19 | 显示全部楼层 |阅读模式
上电后,DSP的EMU0、EMU1管脚是0.9V
zhanghqi 发表于 2019-4-20 18:22 | 显示全部楼层
正常的片内有上拉应该是3.3V啊
 楼主| wuhany 发表于 2019-4-20 18:26 | 显示全部楼层
是啊,好几块板子都是这样
 楼主| wuhany 发表于 2019-4-20 18:29 | 显示全部楼层
怀疑上电时JTAG处于异常状态,一般是什么原因?
zhangmangui 发表于 2019-4-21 23:05 | 显示全部楼层
wuhany 发表于 2019-4-20 18:29
怀疑上电时JTAG处于异常状态,一般是什么原因?

同板卡换个MCU看看呢       确定一下是MCU的问题还是外部配置的问题
一般仿真器内部也该有上下拉
shimx 发表于 2019-4-22 18:21 | 显示全部楼层
没设计过
 楼主| wuhany 发表于 2019-4-22 18:24 | 显示全部楼层
咦,又正常了。。。
jlyuan 发表于 2019-4-22 18:29 | 显示全部楼层


看来是莫名奇妙的原因了,
heweibig 发表于 2019-4-22 18:33 | 显示全部楼层
是直接连接不上吗   我曾经记得也测试过   但是也能连接上啊
jiahy 发表于 2019-4-22 18:36 | 显示全部楼层
看看复位引脚和ARDY  这两个引脚如果被拉低  就会无法连接
jiaxw 发表于 2019-4-22 18:39 | 显示全部楼层
EMU0、EMU1外部加上拉,4.7K/10K。也有的图不加,既然怀疑这里,人为加上试试。
yszong 发表于 2019-4-22 18:42 | 显示全部楼层
JTAG测试时用的,一般都不需要管的,上拉就可以了。
jlyuan 发表于 2019-4-22 18:46 | 显示全部楼层
EMU0和EMU1引脚用于驱动芯片的JTAG reset和Power-on reset boot-modes
wyjie 发表于 2019-4-22 18:49 | 显示全部楼层
这个引脚没有用。
zhenykun 发表于 2019-4-22 18:52 | 显示全部楼层

一般都不需要管的,上拉就可以了
 楼主| wuhany 发表于 2019-4-22 18:56 | 显示全部楼层

哦,那我就知道怎么回事了,多谢大家,结贴了哈
您需要登录后才可以回帖 登录 | 注册

本版积分规则

879

主题

10435

帖子

4

粉丝
快速回复 在线客服 返回列表 返回顶部