Image
Image

RaiseCom

+ 关注

粉丝 1     |     主题 77     |     回帖 207

基于赛灵思FPGA和MCU结构的线性调频高度表
2013-1-12 22:38
  • FPGA论坛
  • 8
  • 1818
       4 飞行试验   该高度表采用动力滑翔机,进行了多个架次的飞行试验,飞行地貌有城市、田地、树林 ...  
   3 信号处理组件   3.1 硬件设计   信号处理组件完成地面高度的搜索/跟踪、AGC、STC 等功能,其电路框 ...  
   2 工作原理   线性调频连续波高度表的基本原理为[2]:采用三角波线性调频微波振荡源,经发射天线 辐射 ...  
赛灵思领域专用目标设计平台背景介绍
2013-1-13 22:26
  • FPGA论坛
  • 8
  • 2228
  技术规范 •采用Spartan-6 LX150T FPGA 的 Avnet AS-LX150T开发板。 •ISE 设计套件:系统版器件锁定为Spar ...  
  赛灵思 Spartan-6 FPGA DSP开发套件 赛灵思 Spartan-6 FPGA DSP开发套件为在低成本、低功耗的Spartan-6 FPG ...  
  特性和优势 •提供所有软硬件、固件构建块和工具的综合开发平台,满足快速启动应用开发需要。 •符合RoHS ...  
  特性和优势 •提供所有软硬件、固件、应用IP和GUI的综合开发平台,可创建功能全面的系统解决方案。 •ISE ...  
  下面我们将详细介绍2009年12月8日宣布推出的四款开发套件: 赛灵思 Spartan-6 FPGA连接开发套件 赛灵思 Spa ...  
  连接平台 赛灵思的串行和并行连接解决方案能满足实现背板、芯片间或不同产品间系统整合所需要的带宽、电源 ...  
Virtex-5推动超宽带通信和测距的发展
2013-1-12 22:56
  • FPGA论坛
  • 6
  • 1661
  3.84GHz时钟的260皮秒时间分辨率为可实现大约8厘米的空间分辨率。不过,由于无线信号在两个节点之间被传输 ...  
  处理器系统处理器系统可通过Xilinx Platform Studio(XPS)设计工具中的基础系统构建器(Base System Builder) ...  
  子板与Virtex-5 FPGA内的基带模块通过两条120MHz的数据总线进行通信。通信(COMM)总线负责传输ADC样本,而到 ...  
  IR-UWB通信和测距该系统使用支持四种可能的时间位移(4-PPM)的简单脉冲定位调制来传输信息,其中每个脉冲编 ...  
如何选择合适的FPGA千兆位收发器?
2013-1-3 22:52
  • FPGA论坛
  • 4
  • 1890
  三速SDI视频三速SDI视频参考设计是基于SMPTE标准之上的。与高速串行收发器的物理连接是通过差动CML驱动外部 ...  
  PHY使用方面的混乱状态人们很容易将PHY误认为是硅芯片,而混淆其用途。PHY是一个包括子层的规范层。我们可 ...  
我与赛灵思的2012--伴我一起成长
2013-1-3 22:48
  • FPGA论坛
  • 106
  • 9787
  都是猴哥惹的祸  
我与赛灵思的2012+我和VIVADO的亲密接触
2013-1-3 22:48
  • FPGA论坛
  • 76
  • 7905
  猴哥,我愿意给钱啊  
我与赛灵思的2012--在领先一代的All Programmable产品中快乐前行
2013-1-5 13:48
  • FPGA论坛
  • 170
  • 16039
  你们抬高了  
FPGA时序收敛:一流设计让您高枕无忧
2012-12-20 20:02
  • FPGA论坛
  • 5
  • 1645
  看起来好像一切都已经同步化,但是nibble_proc采用乘积项divide_by_4对来自时钟域sys_clk_bufg的 nibble_wi ...  
  以下VHDL代码采用赛灵思 BUFG原语强制sys_clk进入驱动低延迟网络(low-skew net) 的专用高扇出缓冲器。gclk1 ...  
2
3
近期访客