- 基于JESD204B和PCIe DMA的多通道数据采集和回放系统 (2篇回复)
- 天玑9200支持WiFi 7,吞吐率提升170%,功耗节省高达70% (0篇回复)
- MP5705 底板 用户手册 (0篇回复)
- 天玑9200旗舰芯升级5G新双通,两张卡通话、上网同时用,这才是真双卡! (0篇回复)
- 高云半导体有一颗内置M3硬核的FPGA (0篇回复)
- FPGA行业前景 (0篇回复)
- 工业级FPGA XC5VLX30T-1FF323C 规格参数 (0篇回复)
- modelsim仿真 (0篇回复)
- Xilinx Zynq-7000系列XC7Z035/XC7Z045高性能SoC处理器评估板PS端ETH RJ45接口 (0篇回复)
- 【强烈推荐】特权老师又一最新力作-Verilog边码边学 视频... (24篇回复)
- 请教高手 wire类型变量条件下如何赋值 (0篇回复)
- cpld IO口输入电阻 (8篇回复)
- AX58100+FPGA设计自己的IO从站讲解系列——3 (0篇回复)
- P5652(A10)核心板用户手册及使用说明 (0篇回复)
- UD PCIe-402 全国产化信号处理模块(配套FMC子卡) (0篇回复)
- FPGA开发软件合集-Vivado Quartus ModelSim各个最新版本合集 (13篇回复)
- 10M16DAF484I7G FPGA 现场可编程门阵列 (0篇回复)
- AD9361、AD9613高速AD采集处理开发案例,基于C6678+Kintex-7 (1篇回复)
- 关于XILINX的BRAM_SDP_MACRO参数INIT_FILE的疑问 (0篇回复)
- 国产FPGA/DSP替代 (3篇回复)
- Zynq核心板 (6篇回复)
- 关于Xilinx ZYNQ Ultrascale+ MPSoC使用原生PS端DP接口实现Live模式输出的经验分享 (1篇回复)
- artix-7 + ddr3 的功耗问题 (9篇回复)
- 选通显示的仿真问题 (1篇回复)
- vdma信号异常 (2篇回复)
- ov6946那点破事,出图了。 (0篇回复)
- FCBGA的国外视频- 精密除尘段例 (0篇回复)
- 易灵思Ti60 FPGA专题(1)-器件和需求介绍 (0篇回复)
- dfx_controller_v1_0::format_bin_for_icap使用异常 (0篇回复)
- 基于数百费用技术支持ACTEL FPGA代码设置与编译 (0篇回复)
- $test$plusargs的用法 (1篇回复)
- 读取数据并显示的问题 (0篇回复)
- for循环仿真问题 (0篇回复)
- CPLD驱动MAX7219的问题 (0篇回复)
- 仿真VCD文件系统任务的问题 (0篇回复)
- display仿真的问题 (1篇回复)
- Lattice Crosslink-NX FPGA用于图像采集桥接和图像处理的应用总结 (0篇回复)
- CPLD驱动小灯仿真问题 (0篇回复)
- FPGA驱动MIPI接口的屏,是否可以直接驱动? (3篇回复)
- UART 控制器里的 False start bit detection 是如何实现的? (0篇回复)