关于C6713外扩SRAM布线的问题

[复制链接]
 楼主| luobeyang 发表于 2013-2-21 22:09 | 显示全部楼层 |阅读模式
最近刚刚开始使用C6713,外面扩展了2片256K*16bit的SRAM,在印制板布线初期调整的时候,打算将SRAM的地址线和数据线打乱,以此达到布线便利的目的,想请教各位高人,这样做是否可以,有没有什么弊端。多谢多谢:)
jlass 发表于 2013-2-22 12:47 | 显示全部楼层
本帖最后由 jlass 于 2013-2-22 16:39 编辑

地址线不建议打乱,除非你很清楚要干什么。
数据线可以,保证写入和读出的数据是一样的。
zhangmangui 发表于 2013-2-22 13:55 | 显示全部楼层
高速读写下可能会有影响  这些线 一般都是等长线
jlass 发表于 2013-2-22 16:37 | 显示全部楼层
zhangmangui 发表于 2013-2-22 13:55
高速读写下可能会有影响  这些线 一般都是等长线

打乱的目的一般就是为了等长。:loveliness:
zhangmangui 发表于 2013-2-22 16:54 | 显示全部楼层
jlass 发表于 2013-2-22 16:37
打乱的目的一般就是为了等长。

打乱的目的是为了等长的话  那就必须打乱了  
jlass 发表于 2013-2-22 17:24 | 显示全部楼层
zhangmangui 发表于 2013-2-22 16:54
打乱的目的是为了等长的话  那就必须打乱了

不打乱也可以等长啊,这是一个PCB layout的问题而已。

打乱之后有的线会比较顺一点。
zhangmangui 发表于 2013-2-22 17:53 | 显示全部楼层
jlass 发表于 2013-2-22 17:24
不打乱也可以等长啊,这是一个PCB layout的问题而已。

打乱之后有的线会比较顺一点。 ...

:handshake
 楼主| luobeyang 发表于 2013-2-22 22:44 | 显示全部楼层
谢谢各位高人指点:)我又琢磨了一下:DSP扩展的SRAM一般是用来存放数据的吧,存储原理我理解的是一个地址对应一个数据,我选用的两片SRAM型号是CY7C1041V33,18位地址线即使打乱了,相当于原来顺序存储变成了无规律的存储,只是改变了数据在SRAM内部存储位置。同理,改变数据线,也只是改变了数据在SRAM内部的存储形式。所以我觉得理论上讲是不是没有问题。。。。
我这么做就是为了走线整齐,少打一些过孔。减少板层。
希望大家再帮我分析一下,我理解的是否正确:)
airwill 发表于 2013-2-24 14:27 | 显示全部楼层
可以打乱, 只要数据和地址不相互混用就可以了.
 楼主| luobeyang 发表于 2013-2-24 21:32 | 显示全部楼层
airwill 发表于 2013-2-24 14:27
可以打乱, 只要数据和地址不相互混用就可以了.

谢版主~~
wukaijie 发表于 2013-4-29 15:53 | 显示全部楼层
还是这里牛人多!最近也在纠结这个问题,听了版主的,决定打乱布线。板子做好后回来报告是否可行。
wukaijie 发表于 2013-4-29 15:54 | 显示全部楼层
楼主的板子出来没有,出来的话麻烦告知下可不可行。
古董 发表于 2013-5-6 10:28 | 显示全部楼层
我看好几家的图都是有规律的调整,并不是随意打乱,但只针对数据线,比如奇想达、TI DM642评估板等
您需要登录后才可以回帖 登录 | 注册

本版积分规则

14

主题

24

帖子

0

粉丝
快速回复 返回顶部 返回列表