EMI问题请教--DDR上MCLK(附图)

[复制链接]
 楼主| jlp5118 发表于 2009-5-11 11:13 | 显示全部楼层 |阅读模式
如图中,并排555走线,400M,4层板,2倍频超了几个dbuv,各位大虾有何高招?
ztqin 发表于 2009-5-12 15:43 | 显示全部楼层

可以在时钟的输出端加几pf的小电容

可以在时钟的输出端加几pf的小电容,如果你不打算该PCB的话,这个方法倒是可以降一点2次谐波的。<br />你可以到我的&nbsp;http://blog.sina.com.cn/s/blog_560b4b710100094s.html看看,对你会有些启发。 <br /> 相关链接:<a href='http://blog.sina.com.cn/s/blog_560b4b710100094s.html'>http://blog.sina.com.cn/s/blog_560b4b710100094s.html</a>
ztqin 发表于 2009-5-12 15:46 | 显示全部楼层

或者降低你的MCLK的驱动强度。

不过最好能看到你的测试报告,看到时间的超标的频率点,然后了解你系统的时间工作点,才能表明实际的问题出现在哪里。<br /> <br /> 相关链接:<a href='http://blog.sina.com.cn/s/blog_560b4b710100094s.html'>http://blog.sina.com.cn/s/blog_560b4b710100094s.html</a>
robin1008 发表于 2009-6-2 13:52 | 显示全部楼层

同意楼上的观点

  
笑语人生 发表于 2009-6-29 18:06 | 显示全部楼层

请教下你用的什么软件

  
您需要登录后才可以回帖 登录 | 注册

本版积分规则

5

主题

34

帖子

0

粉丝
快速回复 返回顶部 返回列表