[Verilog HDL] 基于NIOSII_IP核的VGA功能设计

[复制链接]
380|27
gaochy1126 发表于 2025-8-30 21:03 | 显示全部楼层 |阅读模式

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
jonas222 发表于 2025-8-30 21:48 来自手机 | 显示全部楼层
资料的确是很全面                                 

评论

赞一个  发表于 2025-8-30 22:05
everyrobin 发表于 2025-8-30 21:48 来自手机 | 显示全部楼层
资料够全的,多谢分享                                 

评论

赞一个  发表于 2025-8-30 22:05
wilhelmina2 发表于 2025-8-30 21:49 来自手机 | 显示全部楼层
感谢分享,提供的例程很实用                                 

评论

赞一个  发表于 2025-8-30 22:06
cashrwood 发表于 2025-8-30 21:49 来自手机 | 显示全部楼层
谢谢lz分享,很有用                                 

评论

赞一个  发表于 2025-8-30 22:06
mnynt121 发表于 2025-8-30 21:50 来自手机 | 显示全部楼层
以后多交流交流                  

评论

赞一个  发表于 2025-8-30 22:06
yeates333 发表于 2025-8-30 21:50 来自手机 | 显示全部楼层
非常感谢楼主分享                                 

评论

赞一个  发表于 2025-8-30 22:06
kmzuaz 发表于 2025-8-30 21:51 来自手机 | 显示全部楼层
  应用还是很广泛的                                 

评论

赞一个  发表于 2025-8-30 22:06
plsbackup 发表于 2025-8-30 21:51 来自手机 | 显示全部楼层
谢谢你共享的资料!!                                 

评论

赞一个  发表于 2025-8-30 22:06
jimmhu 发表于 2025-8-30 21:52 来自手机 | 显示全部楼层
这些资料太全了!!!                 

评论

赞一个  发表于 2025-8-30 22:06
mattlincoln 发表于 2025-8-30 21:52 来自手机 | 显示全部楼层
谢谢你共享的资料                                 

评论

赞一个  发表于 2025-8-30 22:07
sdCAD 发表于 2025-8-30 21:53 来自手机 | 显示全部楼层
正准备学习的朋友推荐下载。                                 

评论

赞一个  发表于 2025-8-30 22:07
 楼主| gaochy1126 发表于 2025-8-30 22:18 | 显示全部楼层
系统采用Nios软核结合可编程逻辑阵列对旋风预热器的仿真模型的模拟工作状态进行检测和控制。
 楼主| gaochy1126 发表于 2025-8-30 22:19 | 显示全部楼层
实现了多线程的串口通信和VGA的显示,充分发挥了FPGA快速响应的实用性特点和支持CPU操作的强大功能。
 楼主| gaochy1126 发表于 2025-8-30 22:19 | 显示全部楼层
基于FPGA的VGA简易显存设计&NIOS ii软核接入                  
 楼主| gaochy1126 发表于 2025-8-30 22:19 | 显示全部楼层
利用SoPC Builder定制32位NiosⅡ CPU以及参数化的Avalon接口总线,然后再通过适当增添平台中所需的元件核
 楼主| gaochy1126 发表于 2025-8-30 22:19 | 显示全部楼层
通过在NiosII软核处理器的总线上挂载VGA控制器的IP核,从而可以实现VGA的显示,我们把信号通过VGA接口输出到显示器。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:这个社会混好的两种人:一是有权有势,二是没脸没皮的。

1172

主题

11782

帖子

26

粉丝
快速回复 在线客服 返回列表 返回顶部