Δ-ΣADC模块概述

[复制链接]
 楼主| 波越 发表于 2015-7-23 09:08 | 显示全部楼层 |阅读模式
PSoC5ADC是一个采用Δ-Σ技术实现的高分辨率ADC。Δ-Σ转换器是一个集成的转换器,它通过过采样、噪声整形、平均和抽取,提供了高的信噪比SNR和高的分辨率。   
         一个Δ-Σ模拟到数字转换器(Analog-to-Digital Converter,ADC)有两个主要的元件:一个调制器和一个抽取器。调制器将模拟输入信号转换成一个高数据率(过采样)、低分辨率(通常1比特)的比特流,比特流的平均值对输入信号电平进行平均。这个比特流通过一个抽取滤波器,得到高分辨率、低数据率的数字输出。抽取滤波器是降 采样器和数字低通(平均)滤波器(平均比特流得到数字输出)的组合。
 楼主| 波越 发表于 2015-7-23 09:09 | 显示全部楼层
其特性主要有以下几个方面:
8比特~20比特的分辨率。
0.25~128可配置的增益。
差分/单端输入。
可选的带有RC低通滤波器的输入缓冲区。
可选的内部或外部参考源。
用于低噪声的参考源滤波。
增量/连续模式。
增益和偏置校准。
给力芯片 发表于 2015-7-23 09:12 | 显示全部楼层
PSoC5内Δ-Σ ADC不同分辨率下的性能指标。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
给力芯片 发表于 2015-7-23 09:12 | 显示全部楼层
转换器的块图

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
您需要登录后才可以回帖 登录 | 注册

本版积分规则

54

主题

566

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部