[MCU] 连在一起?

[复制链接]
 楼主| jlyuan 发表于 2019-6-23 16:14 | 显示全部楼层 |阅读模式
合众达开发板的原理图和TI的原理图上Flash的OE#端和DM642的AARE#(J25)连在一起的,但是有的书上是把Flash的OE#端和AAOE#(J24)连在一起的。这是为什么呢?
zhaoxqi 发表于 2019-6-23 16:17 | 显示全部楼层
没啥特殊的啊
 楼主| jlyuan 发表于 2019-6-23 16:21 | 显示全部楼层
为什么
huangchui 发表于 2019-6-23 16:26 | 显示全部楼层
就是dsp出来的aoe,are,awe,信号通过cpld在接到flash的相应管脚,6713的dsk就是这样,我在我们公司里看到的一块电路,也是这样
 楼主| jlyuan 发表于 2019-6-23 16:29 | 显示全部楼层
对,所以,我觉得唯一可能的用处,就是等cpld/fpga完成配置后,dsp才开始boot
jiajs 发表于 2019-6-23 16:34 | 显示全部楼层
这样,保证dsp工作的时候,外围的器件已经准备好了。
zhanghqi 发表于 2019-6-23 16:37 | 显示全部楼层
楼上几位把我要说的说的了,呵呵
jiajs 发表于 2019-6-23 16:40 | 显示全部楼层
看看数据手册,看看AARE#(J25)和AAOE#(J24)管脚的意思,大概就能知道了吧。
zhanghqi 发表于 2019-6-23 16:43 | 显示全部楼层

cpld配置,这样就好理解了呵呵
zhenykun 发表于 2019-6-23 16:46 | 显示全部楼层

6713的dsk就是这样。行!
wyjie 发表于 2019-6-23 16:52 | 显示全部楼层
这个需要看看两边各自的时序啦
 楼主| jlyuan 发表于 2019-6-23 16:56 | 显示全部楼层

其实还是不大明白,我再琢磨琢磨吧,多谢了哈,结贴了先
characteristic 发表于 2019-6-28 15:44 | 显示全部楼层
看下这几个引脚都是干吗用的,就知道为啥这么接了啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

880

主题

12030

帖子

4

粉丝
快速回复 在线客服 返回列表 返回顶部