[MCU] DSP数据缓冲,能否用SDRAM代替FIFO?

[复制链接]
xietingfeng 发表于 2020-2-5 19:35 | 显示全部楼层
FIFO的时钟最好是不要断断续续的给
suzhanhua 发表于 2020-2-5 19:35 | 显示全部楼层
是不是必须接SDRAM?
mituzu 发表于 2020-2-5 19:36 | 显示全部楼层
基于SDRAM建立FIFO  
hellosdc 发表于 2020-2-5 19:36 | 显示全部楼层
没有使用FIFO方便。   
uiint 发表于 2020-2-5 19:36 | 显示全部楼层
采用存储深度更大的SDRAM来实现数据的缓存。
xietingfeng 发表于 2020-2-5 19:36 | 显示全部楼层
数据的重复很可能是FIFO就只读入了一个数据
gygp 发表于 2020-2-5 19:36 | 显示全部楼层
适合使用 FIFO是先进先出存储器
isseed 发表于 2020-2-5 19:36 | 显示全部楼层
然后再往SDRAM中写  
chenci2013 发表于 2020-2-5 19:36 | 显示全部楼层
SDRAMz做数据缓存   
wangdezhi 发表于 2020-2-5 19:36 | 显示全部楼层
直接对SDRAM读写不就可以
biechedan 发表于 2020-2-5 19:36 | 显示全部楼层
最多要存多少数据工程师必须知道的
hellosdc 发表于 2020-2-5 19:36 | 显示全部楼层
每次用SDRAM控制器,感觉调试很麻烦。
mituzu 发表于 2020-2-5 19:37 | 显示全部楼层
需要用到sdram作为缓存。
uiint 发表于 2020-2-5 19:37 | 显示全部楼层
在数据高速采集系统中缓存是一个关键的部分
suzhanhua 发表于 2020-2-5 19:37 | 显示全部楼层
fifo怎么清空   
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部