chipscope使用问题

[复制链接]
 楼主| 674467523 发表于 2011-12-6 22:47 | 显示全部楼层 |阅读模式
我采用在代码中直接例花chipscope IP核的方法来抓去FPGA内部的信号,但是我在注释掉这些IP核之后,模块不能正常工作,为什么呢?
GoldSunMonkey 发表于 2011-12-6 23:45 | 显示全部楼层
应该不会的。
不行发工程上来~
ertu 发表于 2011-12-7 06:45 | 显示全部楼层
最好在详细点
 楼主| 674467523 发表于 2011-12-7 09:14 | 显示全部楼层
是这样的,我在模块中插入Chipscope IP核,是能够抓到FPGA内部的信号的,并且和modelsim仿真的时序一样,整个模块是挣够正常工作的,能在液晶屏上显示输出。但是我把这些IP核注释掉之后,重新生产bit文件,再下载到FPGA上,液晶屏上就没有显示输出。
AutoESL 发表于 2011-12-7 10:10 | 显示全部楼层
有可能出现这种现象!
原因不明
AutoESL 发表于 2011-12-7 10:11 | 显示全部楼层
你加入的Chipscope IP核会影响综合和PAR
 楼主| 674467523 发表于 2011-12-7 10:26 | 显示全部楼层
还有一个就是我用插入IP核的方法,是不是只能抓去例化此IP核的“.v”文件内的信号,不能够抓取子模块内的信号?
我想获取不同模块的内部信号,该怎么做呢?
谢谢!!!!
受不了你 发表于 2011-12-11 21:16 | 显示全部楼层
可以的,如果找不到,你可以引到顶层几个信号与下输出 7# 674467523
ooljo 发表于 2011-12-12 13:16 | 显示全部楼层
可以找到的呢
ooljo 发表于 2011-12-12 13:16 | 显示全部楼层
GoldSunMonkey 发表于 2011-12-12 14:14 | 显示全部楼层
可以的,如果找不到,你可以引到顶层几个信号与下输出 7# 674467523
受不了你 发表于 2011-12-11 21:16

这个方式也可以。不过如果找不到,可以添加IP进去,即可。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

7

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部