上升沿触发它的触发电压是如何定义的?

[复制链接]
 楼主| pengf 发表于 2011-12-17 14:59 | 显示全部楼层 |阅读模式
上升沿触发它的触发电压是如何定义的?
 楼主| pengf 发表于 2011-12-17 15:01 | 显示全部楼层
是不是要达到VCC的90%才会触发?
栩栩如生 发表于 2011-12-17 15:04 | 显示全部楼层
好像还有个时间要求吧
 楼主| pengf 发表于 2011-12-17 15:08 | 显示全部楼层
比如说TTL电平,是不是要5*90%=4.5V以上才算有一个触发呢?
llljh 发表于 2011-12-17 15:11 | 显示全部楼层
TTL我记得是2V左右吧
llljh 发表于 2011-12-17 15:18 | 显示全部楼层
CMOS的要高
dingy 发表于 2011-12-17 15:21 | 显示全部楼层
问这个干吗
 楼主| pengf 发表于 2011-12-17 15:23 | 显示全部楼层
想排除干扰
supernan 发表于 2011-12-17 15:26 | 显示全部楼层
datasheet 上没有吗
 楼主| pengf 发表于 2011-12-17 15:29 | 显示全部楼层
要这个明确的定义
juventus9554 发表于 2011-12-17 15:32 | 显示全部楼层
看datasheet上的Vih
5V的TTL的Vih至少要2V,CMOS要3.5V。
不是达到这个值才会触发,而是达到这个值才是可靠的高电平,就单个器件来说,可能不到这个值就触发了。
llljh 发表于 2011-12-17 15:35 | 显示全部楼层
2V 以上为高,0.8V以下为低.
司徒老鹰 发表于 2011-12-17 15:39 | 显示全部楼层
应该是从低电平到高电平的一个变化过程,高/低电平的定义一般datasheet 都有.
这个,还需要一个时间,一般是几个CLK.
juventus9554 发表于 2011-12-17 15:44 | 显示全部楼层
有些IC对边沿陡峭程度比较敏感,如果是单片机的话一般都是由采样电路实现的,对边沿不敏感
 楼主| pengf 发表于 2011-12-17 15:48 | 显示全部楼层
好的,知道了
 楼主| pengf 发表于 2011-12-17 16:04 | 显示全部楼层
结贴了
wangjun403 发表于 2011-12-17 16:18 | 显示全部楼层
边沿触发,是要看边沿时刻前后的保持时间和建立时间的
电压满足电平标准就可以了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

718

主题

10129

帖子

3

粉丝
快速回复 在线客服 返回列表 返回顶部