[FPGA] 【银杏科技ARM+FPGA双核心应用】SL2S-25E系列七——锁相环实验

[复制链接]
 楼主| heart蓝色CD 发表于 2022-4-9 14:48 | 显示全部楼层 |阅读模式
本帖最后由 heart蓝色CD 于 2022-4-13 11:42 编辑

一、爆靓照

二、实验简介
       锁相环全称是锁相环路,是一种反馈控制电路,其主要特点是利用外部输入的参考信号控制环路内部振荡信号和相位。锁相环通常由鉴相器、环路滤波器和压控震荡器三部分组成。
       通过 HqFpga 软件配置 FPGA 可以调用内部 IP 核资源,通过改变 IP 核内部分频、倍频及相位差等参数,改变 PLL IP 核的输出频率和相位,从而产生用户所需要的时钟信号。
       本实验工程通过 HqFpga 软件调用 PLL IP 核,并对其参数进行配置,从而利用 FPGA 产生不同频率的输出信号;将不同的输出信号映射到 FPGA 引脚,可以通过示波器等设备查看PLL 输出信号的波形,也可以通过 HqFpga 软件的调试模式查看输出信号的变化。
三、资料包下载(实验源码+详细文档说明)
1、源代码
游客,如果您要查看本帖隐藏内容请回复

2、实验指导书

3、原理图



本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
sjl666518 发表于 2023-3-22 16:37 | 显示全部楼层
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

92

主题

223

帖子

27

粉丝
快速回复 在线客服 返回列表 返回顶部