SDRAM控制器

[复制链接]
 楼主| hlhfootbal 发表于 2012-4-5 23:06 | 显示全部楼层 |阅读模式
C50: xu3205_ram_8x11
    port map (
              data => WRDATA(29 downto 0),
              rdaddress => RDADDRESS(9 downto 0),
              rdclock => RCLK,
              wraddress => WRADDRESS(9 downto 0),
              wrclock => WCLK,
              wren => WREN,
              q => q(29 downto 0)
              );

  C51: xu3205_ram_8x11
    port map (
              data => SD_MEMDT(29 downto 0),
              rdaddress => RDADDRESS_2(9 downto 0),
              rdclock => RCLK,
              wraddress => WR_ADDRESS_2(9 downto 0),
              wrclock => RCLK,
              wren => WR_EN_2,
              q => RDDAT_2(29 downto 0)
              );
1、以上信号分配给两个端口可以吗?
2、怎么解决两个信号的冲突问题?我在代码中没有发现两个信号的SWITCH.
以上代码来自一个SDRAM控制器。
jiazhaohui 发表于 2012-4-8 17:37 | 显示全部楼层
这是一个信号分配给两个信号,可以,也不需要SWITCH
 楼主| hlhfootbal 发表于 2012-4-8 21:46 | 显示全部楼层
本帖最后由 hlhfootbal 于 2012-4-8 21:48 编辑

两个信号不会发生冲突吗
jiazhaohui 发表于 2012-4-9 22:01 | 显示全部楼层
两个信号都是作为输出,怎么会冲突呢
binghe41 发表于 2012-9-7 09:43 | 显示全部楼层
不懂
GoldSunMonkey 发表于 2012-9-7 18:02 | 显示全部楼层
我完全看不懂。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

133

主题

417

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部