FSMC接SRAM时地址线顺序全乱了,是否对读写SRAM照成影响?

[复制链接]
kekeke 发表于 2013-9-30 14:21 | 显示全部楼层
学习啦  谢谢大家的分享
zbhcqu 发表于 2013-9-30 14:52 | 显示全部楼层
对于这种异步静态存储器,内部没有地址自操作功能和猝发操作,所以,每一次操作都需要外部提供地址信息。因此,乱了,只是从物理上乱了,逻辑上还是正常的。只是对成果传递和查问题制造麻烦。应用中没有任何问题。
对于同步静态存储器和动态存储器,可就麻烦了。
sualhaha 发表于 2013-10-1 09:58 | 显示全部楼层
应该是线连错了
anjf163 发表于 2013-10-1 10:09 | 显示全部楼层
这是为了优化 PCB 才这样设计的。对于 SRAM 没关系,但并口 Flash、液晶等可能会影响操作命令。
luomh98 发表于 2013-10-1 17:48 | 显示全部楼层
SRAM的地址线和数据线均可打乱,以方便印制板布线为准
knight_21ic 发表于 2013-10-1 19:25 | 显示全部楼层
这就像加密储存数据,
如果数据线乱了,比如:把0x56 写进去,实际储存的是0x78,但是读出来还是 0x56,相当如加密和解密的过程。
地址线乱了,也是一样。
no2 发表于 2013-10-5 20:14 | 显示全部楼层
对于异步的SRAM而言,没有问题。

我的产品为了兼容不同容量,高位地址故意打乱顺序。
产品销量超过1M,没有因为SRAM的地址信号顺序出现问题。
sdwys 发表于 2013-10-6 13:28 | 显示全部楼层
要么改板子,要么换芯片,这样绝对不行。这样单字节读写会正确,连续单元读写就不行了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部