[Actel FPGA] fpga的输入脚上加上一个缓变的模拟信号,允许吗?

[复制链接]
 楼主| 60岁老头 发表于 2009-4-2 08:42 | 显示全部楼层 |阅读模式
将会发生什么?<br />也就是说,是否可用来做脉冲电路?
 楼主| 60岁老头 发表于 2009-4-2 10:47 | 显示全部楼层

xiexie

  
胡刚 发表于 2009-4-2 18:11 | 显示全部楼层

路过,学习

  
473009 发表于 2009-4-10 09:26 | 显示全部楼层

你摸拟信号是正的,还是什么样的,

如果你的模拟信号是0+12V的话是OK的,但是成本比较高;
usber 发表于 2009-5-9 12:55 | 显示全部楼层

天呐,好像比较危险

  
jumpoo 发表于 2009-5-15 13:44 | 显示全部楼层

没有试过。不知道会怎么样

  
qjy_dali 发表于 2009-5-25 00:10 | 显示全部楼层

这个要看具体的FPGA

  必须看相应的数据手册确认这样是否可以。有些FPGA的电平标准中可能支持带施密特特性的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

23

主题

158

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部