C6678 浮点除法运算的效率

[复制链接]
 楼主| Bjorn 发表于 2016-7-31 20:08 | 显示全部楼层 |阅读模式
使用C6678进行浮点除法运算的时间测试的时候(使用clock),发现(使用c6678evm板)运行时间很长,运算时间达到七百多个时钟周期。请问是什么原因?c6678本身的浮点除法能达到什么样的运算速度呢?
Thorald 发表于 2016-7-31 20:29 | 显示全部楼层

能否描述的更具体一些?如果能有一个很小的 standalone 的DSP工程,那就更好了。
Soraka 发表于 2016-7-31 21:00 | 显示全部楼层
如果pipeline排好的话,2-3 cycles 就能做一个浮点的除法。
zhangmangui 发表于 2016-7-31 21:01 | 显示全部楼层
这些周期是在线调试统计出来的clk数吗    先确定一下是否准确
Brand2 发表于 2016-7-31 21:13 | 显示全部楼层

做除法时可以采用intrinsic 指令来做除法_rcpsp, 详细信息可以参考下边的文档http://www.ti.com/lit/an/sprabg7/sprabg7.pdf
vibra2016 发表于 2016-8-2 22:38 | 显示全部楼层
运算的效率的需要靠CPU的合理分配的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

113

主题

757

帖子

3

粉丝
快速回复 在线客服 返回列表 返回顶部